총 1,311개
-
R-L-C 병렬회로 실험 예비&결과레포트( version cire)2025.04.261. RLC 병렬회로 RLC 병렬회로를 구성하고 전압, 전류, 임피던스 등의 변화를 실험적으로 측정하여 이론값과 비교 분석하였다. 공진주파수를 찾고 이론값과 실험값의 오차를 확인하였으며, 병렬회로의 특성과 공진현상에 대해 설명하였다. 2. 공진 주파수 RLC 병렬회로에서 공진 주파수는 유도성 리액턴스와 용량성 리액턴스가 같아지는 지점이다. 이론적으로 공진 주파수는 f_0 = 1 / (2π√(LC))로 계산할 수 있으며, 실험을 통해 공진 주파수를 찾아 이론값과 비교하였다. 3. 전압, 전류, 임피던스 RLC 병렬회로에서 전압, 전류...2025.04.26
-
RC회로의 시정수 측정회로 및 방법설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. RC회로의 시정수 측정 주어진 시정수를 갖는 RC회로를 만들어 설계하고 충전, 방전하며 전압을 측정하는 실험을 하였다. 완전한 충방전이 일어나도록 하는 전압과 시간 상수를 주기로 갖는 전압을 인가한 상태에서 오실로스코프를 통해 저항과 커패시터의 파형을 확인할 수 있었다. 2. DMM의 내부저항 측정 22MΩ 저항을 연결하고 DMM으로 전압을 측정하여 DMM의 내부저항을 계산하였다. DMM의 내부저항이 10MΩ에 근사하게 측정되었으며, 직렬로 큰 저항이 연결된 회로에서 DMM으로 전압을 측정할 경우 실제 전압과 다를 수 있다는 ...2025.04.25
-
pspice 기본op앰프응용회로예비레포트2025.05.091. 부임피던스 회로 부입력 저항을 가지며 부임피던스 회로라 불린다. 이 회로는 원하지 않는 정 저항을 상쇄시키는 데 사용되어진다. 입력 저항 R_in은 V_in/I로 정의된다. OP앰프의 입력은 V_+ = V_in, V_- = (R_A V_out)/(R_A +R_F)이며 V_+ = V_-로 두면 V_out = V_in(1 + R_F/R_A)이다. 입력저항 R_in = -R_A R/R_F이다. 저항이 임피던스 Z로 대체되면, 그 회로는 이벽 임피던스 -(R_A/R_F)Z를 갖는 부임피던스 회로가 된다. 2. 종속 전류 발생기 종속전...2025.05.09
-
아주대학교 A+전자회로실험 실험3 결과보고서2025.05.091. 미분기 회로 실험 1에서는 미분기 회로의 특성을 알아보고, 회로를 구성한 후 측정한 출력 값을 이론, 시뮬레이션 값과 비교하여 입/출력 전압 관계식을 검증하였다. 실험 결과 이론, 시뮬레이션 값과 비교했을 때 오차가 3%~7%정도로 크지 않았으며, 미분기의 입출력 관계식이 V_o = -R_F C dV_i/dt와 같음을 확인할 수 있었다. 또한 미분기가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것도 관찰할 수 있었다. 2. 반전증폭기 실험 결과에서 미분기 회로가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것을 확...2025.05.09
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
고려대학교_전기회로 실험2_ 합성 저항 측정 보고서2025.05.021. 합성저항 측정 이번 실험에서는 브레드보드를 이용해 다양한 합성저항 회로를 설계하고, 각 저항기의 실측값을 이용해 등가저항을 구하는 방법과 DMM으로 직접 측정하는 방법을 비교하였습니다. 직렬회로, 병렬회로, 직병렬회로에서 이론적으로 예측한 값과 실제 측정값의 차이를 분석하였으며, 오차가 매우 작은 것을 확인할 수 있었습니다. 2. 직렬회로 직렬회로에서 회로 전체의 합성저항은 직렬연결된 각 저항의 합과 같다는 이론을 실험을 통해 확인할 수 있었습니다. 또한 직렬회로에서는 저항값이 큰 저항기일수록 합성저항에 미치는 영향이 크다는 ...2025.05.02
-
전기회로실험및설계 7주차 예비보고서2025.11.131. 전기회로 실험 홍익대학교 전기회로실험및설계 과목의 7주차 실험에 관한 내용으로, 전기회로의 기본 원리와 실험 방법론을 다루고 있습니다. 학생들이 실제 회로를 구성하고 측정하는 실습을 통해 이론적 지식을 검증하고 실무 능력을 배양하는 교육 프로그램입니다. 2. 예비보고서 작성 실험 수행 전에 작성하는 예비보고서로, 실험의 목적, 이론적 배경, 실험 방법, 예상 결과 등을 사전에 정리하는 문서입니다. 학생의 사전 준비 상태를 확인하고 실험의 효율성을 높이기 위한 중요한 학습 도구입니다. 3. 회로설계 전기회로의 설계 과정으로, 주...2025.11.13
-
건국대 물및실2 14주차 RLC 회로 결과레포트2025.01.181. RLC 직렬회로 RLC 직렬회로에서 전류와 전압의 성질은 공진(resonance)조건을 만들어 낼 수 있다. 물체가 진동하는 외력에 의해 진동할 때, 힘의 진동수가 물체의 고유(공명) 진동수와 일치하면 공명현상이 일어난다. 공명이 일어날 때 진동하는 힘은 물체에 많은 양의 에너지를 전달할 수 있으므로 물체는 큰 폭으로 진동하게 된다. RLC 직렬회로의 경우 고유주파수는 한 개이고 진동하는 힘은 교류전원의 전압과 연관된 진동하는 전기장에 의해 주어진다. 따라서 교류회로에는 에너지가 축전기(C)의 전기장과 코일(L)의 자기장 사이...2025.01.18
-
전기회로실험및설계 11주차 결과보고서2025.11.131. 전기회로실험 홍익대학교 전기회로실험및설계 과목의 11주차 실험 결과를 정리한 보고서입니다. 전기회로의 기본 원리와 실험 방법론을 학습하고 실제 회로 구성을 통해 이론을 검증하는 실험 과정을 포함합니다. 학생들이 직접 회로를 설계하고 측정하여 얻은 데이터를 분석하고 결과를 도출하는 과정이 담겨있습니다. 2. 회로설계 전기회로의 설계 원칙과 실제 구현 방법을 다룹니다. 주어진 요구사항에 따라 적절한 소자를 선택하고 회로를 구성하는 과정, 그리고 설계된 회로의 성능을 검증하는 단계를 포함합니다. 실험을 통해 이론적 설계와 실제 구현...2025.11.13
-
테브난 정리 실험2025.05.161. 테브난 정리 테브난 정리(Thevenin's Theorem)는 복잡한 회로의 전압/전류를 쉽게 구할 수 있는 방법입니다. 전원이 포함된 회로망을 등가전압과 직렬 연결된 등가저항 형태의 등가회로로 만들 수 있습니다. 이를 위해 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단자로 만들고, 단자 간에 나타나는 전압을 등가전압(VTh)으로, 전원을 제거하고 단자 쪽에서 바라본 저항을 등가저항(RTh)으로 구합니다. 이렇게 구한 VTh와 RTh를 직렬로 연결하여 테브난 등가회로를 만들 수 있습니다. 2. 테브난 정리 실험 이 실...2025.05.16
