총 2,631개
-
RC, RL 회로응답2025.05.161. RC 직렬 회로 RC가 직렬로 연결된 1차 회로이며, 1차 미분 방정식을 통해 해석 가능합니다. 자연(방전) 응답은 V0가 t=0일 때 커패시터 전압 Vc(0)이고 회로의 시정수는 RC입니다. 시정수는 전압이 저항 손실에 의해 감쇠하는 비율을 나타냅니다. 계단 응답(충전)은 Vf가 응답의 최종 값으로 정상 상태 응답입니다. 시정수는 자연 응답에서와 동일한 방식으로 계단 응답에 영향을 미칩니다. 계단 응답의 시정수는 최종 값(Vf)의 63.22%에 도달하는데 걸린 시간을 측정합니다. 2. RC 직렬 회로 실험 실험 1에서는 R1...2025.05.16
-
5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.031. 논리회로 응용 논리회로 응용 및 Karnaugh Map 실험을 통해 논리식의 간략화와 논리회로 구성을 실험하였습니다. 주어진 부울 대수식을 이용하여 논리회로를 설계하고, 카르노 맵을 활용하여 간략화하는 과정을 수행하였습니다. 실험 결과를 통해 간략화된 회로와 원래 회로의 출력이 동일함을 확인하였습니다. 2. Karnaugh Map Karnaugh Map을 활용하여 주어진 부울 대수식을 간략화하는 과정을 수행하였습니다. Karnaugh Map을 통해 얻은 간략화된 식과 부울 대수식을 이용한 간략화 결과가 동일함을 확인하였습니다....2025.05.03
-
테브난의 등가회로 실험2024.12.311. 테브난의 정리 테브난의 정리는 복잡한 회로를 단순화하여 나타낼 수 있는 방법입니다. 회로의 임의의 두 지점을 지정하여 분석하면 전체 회로를 하나의 등가전원과 직렬로 연결된 임피던스로 표현할 수 있습니다. 이를 통해 회로의 물리적 특성을 이해하는 데 도움이 됩니다. 2. 테브난 등가회로 테브난 등가회로는 테브난의 정리를 적용하여 회로를 단순화한 형태입니다. 회로의 구조를 알고 있는 경우 계산을 통해 등가회로를 구할 수 있으며, 회로 구조를 모르는 경우 실험적 측정을 통해 등가회로를 구할 수 있습니다. 등가회로를 통해 회로의 특성...2024.12.31
-
기초회로실험 KCL 실험 결과보고서2025.04.291. 직렬 회로 실험 직렬 회로 실험은 온라인으로 진행되었기 때문에 실제 실험실에서 전기 기기를 이용해 진행하지 않고 웹 시뮬레이션(falstad web simulation)을 이용하여 진행되었다. 전압과 전류 분배에 대해 알아보기 위해 서로 다른 저항 값을 가진 저항을 직렬로 연결하여 전압 값과 전류 값을 측정하고 이를 통해 저항 값을 계산해보았다. 여기서 우리는 측정기기의 한계로 인해, 즉 웹 시뮬레이션의 특성 상 소수점 3자리까지 측정값을 나타낼 수 있었고 이로 인해 계산 값 역시 소수점 3자리까지만 나타냈다. 약 0.1~0....2025.04.29
-
교류및전자회로실험 실험10-1_트랜지스터 증폭회로1 결과보고서2025.01.201. 트랜지스터 증폭회로 실험을 통해 트랜지스터에 의한 소신호 증폭회로의 기본이 되는 common emitter 증폭회로를 만들어보고 그 동작을 확인함으로써 트랜지스터 증폭회로의 이해를 높였다. 이를 통해 바이어스의 개념과 적절한 바이어스에 의한 동작점의 설정, 교류등가회로, 입출력 임피던스가 갖는 의미를 이해할 수 있었다. 2. 동작점 분석 실험 결과를 통해 트랜지스터의 컬렉터, 에미터, 베이스 단자의 전위를 측정하고 이로부터 동작점을 결정할 수 있었다. 예상값과 실제 측정값 간의 오차가 크지 않아 동작점 설정이 잘 이루어졌음을 ...2025.01.20
-
[A+]floyd 회로이론 예비레포트_6 직렬회로(LTspice 시뮬레이션)2025.05.131. 키르히호프 전류법칙 키르히호프 전류법칙은 전하량 보존법칙을 기본 전제로 하며, 임의의 마디로 유입하는 전류의 합과 그 절점에서 유출하는 전류의 합이 같고, 임의의 마디로 유입하는 총 전류의 합과 유출되는 총 전류의 합이 0이 된다는 내용을 설명하고 있습니다. 2. 키르히호프 전압법칙 키르히호프 전압법칙은 옴의 법칙에 따라 저항을 통과하는 전류가 저항의 양쪽 단자 사이의 전압에 정비례한다는 것을 기반으로 하며, 임의의 폐회로를 따라 취한 전압강하의 합과 전압상승의 합이 같고, 전압강하의 합과 전압상승의 합이 각각 0이 된다는 내...2025.05.13
-
아날로그회로실험및설계 Op-Amp 단위이득 팔로우와 비교기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산증폭기라고 정의됩니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 OP amp를 가정하면, 입력 전압에 따른 출력 전압...2025.01.24
-
(A+)중앙대 전기회로설계실습 결과보고서 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태응답 저항, 인덕터, 커패시터로 구성된 RLC 회로를 구현하여 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하였다. RLC 직렬회로에서 입력전압에 대하여 R, L, C에 걸리는 전압과 그 위상차를 확인하였으며, RLC 회로의 주파수 응답에 대하여 이론적으로 해석하였다. LC 직렬회로에서 C의 전압이 최대가 될 때의 파형을 확인하고 그때의 주파수를 공진주파수의 이론값과 비교하였다. 2. 저감쇠, 임계감쇠, 과감쇠 특성 확인 사각파를 입력하여 파형에 나타나는 저감쇠, 임계감쇠, ...2025.05.15
-
한양대학교 에리카 일반물리학실험2 / IC-PBL (A+)2025.01.181. 저항 저항이란 저항기가 갖는 물리적 특성으로, 도선 내에서 전류가 흐르는 것을 방해하는 정도를 나타낸다. 저항의 기호는 R로, 전류 밀도의 정의로부터 유도가 가능하다. 저항은 도선의 길이에 비례하고 면적에 반비례하며, 온도가 높을수록 증가한다. 저항기는 회로에서 전류의 흐름을 제한함으로써 회로를 원만하게 작동시키는 역할을 한다. 2. 축전기 축전기는 전기회로에서 전기적 퍼텐셜 에너지를 저장하는 장치이다. 축전기는 두 도체 판이 축전기의 내부에 존재하고, 그 사이에는 유전체라는 부도체를 넣어준 구조로 이루어져있다. 축전기의 전기...2025.01.18
-
중앙대 전기회로설계실습 예비보고서82025.05.141. RL 회로의 과도응답 이 보고서는 RL 직렬 회로의 과도응답을 설계하고 측정하는 방법을 다룹니다. 주어진 시정수 10 μs를 갖는 RL 회로를 설계하고, 이를 측정하기 위한 실험 계획을 수립합니다. 회로 구성, 오실로스코프 설정, 예상 파형 등을 자세히 설명하고 있습니다. 2. RC 회로의 과도응답 보고서에서는 RL 회로의 과도응답 실험 결과를 바탕으로 RC 회로의 과도응답을 예상하고 설명하고 있습니다. RC 회로에 동일한 사각파 입력을 가했을 때의 저항 및 커패시터 전압 파형을 그래프로 나타내고, 이론적 근거를 설명하고 있습...2025.05.14
