총 805개
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
전자회로실험 실험 2 - 다이오드 특성 결과 보고서 (보고서 점수 만점)2025.01.141. 실리콘 다이오드 특성 실험 결과, 실리콘 다이오드의 순방향 바이어스에서는 약 0.58V의 전압이 측정되었고, 역방향 바이어스에서는 OL 표시가 나타났다. 이는 이론적인 값과 유사한 결과이다. 또한 순방향 바이어스에서는 낮은 저항값을, 역방향 바이어스에서는 매우 높은 저항값을 나타내어 이론과 일치하는 결과를 보였다. 순방향 바이어스의 특성곡선은 0.7V 부근에서 수직에 가까운 모습을 보였는데, 이는 다이오드 내부 저항과 회로 내부 저항 등의 변수로 인한 오차로 볼 수 있다. 2. 다이오드 역방향 바이어스 특성 실험 결과, 실리콘...2025.01.14
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 4 MOSFET 소자 특성 측정2025.05.011. MOSFET 특성 parameter 계산 데이터 시트를 사용하여 문턱 전압 VT와 전도도 계수 kn을 구했습니다. kn을 구하기 위해 필요한 수식과 수치를 자세히 설명했습니다. 또한 구한 kn 값을 이용하여 과전압 VOV=0.6V일 때의 전도 transconductance gm 값을 계산했습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 사용하여 MOSFET 회로도를 설계했습니다. PSPICE를 이용해 드레인 전류-게이트 전압(iD-vGS) 특성 곡선을 시뮬레이션했습니다. 이를 통해 문턱 전압 VT를 구하고 데...2025.05.01
-
수동소자의 고주파특성측정방법의 설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. RC 회로의 주파수 응답 측정 RC 회로에서 입력 신호의 크기를 일정하게 유지하고 주파수를 점차 증가시키면서 출력 신호의 크기를 측정하였다. 그 결과 약 4MHz 부근에서 커패시터가 인덕터의 특성을 보이기 시작하는 것을 확인하였다. 실험 결과와 이론값을 비교하여 고주파 영역에서 실제 소자의 기생 성분으로 인해 이론값과 다른 특성을 보임을 알 수 있었다. 2. RL 회로의 주파수 응답 측정 RL 회로에서도 입력 신호의 크기를 일정하게 유지하고 주파수를 점차 증가시키면서 출력 신호의 크기를 측정하였다. 그 결과 약 25kHz~10...2025.04.25
-
전압, 전류 분배 실험2025.05.161. 직병렬 회로 실험 실험 1에서는 R1=220Ω, R2=1kΩ, R3=1kΩ이고 V=9V로 구성된 직병렬 회로를 분석하였습니다. 전압과 전류의 이론값과 측정값을 비교하여 오차를 계산하였습니다. 실험 2에서는 동일한 회로를 멀티심으로 시뮬레이션하여 결과를 확인하였습니다. 실험 3에서는 R1=220Ω, R2=220Ω, R3=1kΩ, R4=1kΩ이고 V=9V로 구성된 직병렬 회로를 분석하였습니다. 전압과 전류의 이론값과 측정값을 비교하여 오차를 계산하였습니다. 2. 병렬회로와 전류 분배 실험 4에서는 R1=100Ω, R2=1kΩ, R...2025.05.16
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계2025.01.111. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200㎷이었고, 센서의 부하로 10㏀ 저항을 연결한 후 10㏀ 저항에 걸리는 전압을 측정하여 peak to peak 전압이 100㎷이었다. 이를 바탕으로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였다. 또한 Function generator와 저항으로 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 제시하였다. 2. Inverting ...2025.01.11
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 예비보고서2025.04.291. RC 회로의 과도응답 RC 회로의 과도응답은 회로에 인가된 입력 신호에 따라 달라지며, 초기 에너지 저장 소자의 영향을 받는다. 과도응답은 제차해와 특수해의 합으로 나타나며, 제차해가 과도응답을 나타낸다. 단위 계단 입력의 경우 지수함수 형태의 과도응답이 관찰된다. 2. RC 회로의 정상상태응답 RC 회로의 정상상태응답은 입력 신호에 따라 달라지며, 페이저를 이용하여 해석할 수 있다. 정현파 입력의 경우 정상상태응답은 입력 신호에 비해 위상이 지연되고 진폭이 감소한 정현파 형태로 나타난다. 3. 시정수 측정 RC 회로의 시정수...2025.04.29
-
[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계2025.05.131. RC회로의 시정수 측정 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 -0.368배가 될 때까지 걸리는 시간을 측정하였다. Function generator, 저항, 커패시터, Function gen...2025.05.13
