
총 21개
-
[A+, 에리카] 2021-1학기 논리설계및실험 MUX, DEMUX 실험결과보고서2025.05.011. 멀티플렉서(MUX) 멀티플렉서(MUX)는 여러 개의 입력선 중에서 하나를 선택하여 단일 출력으로 내보내는 조합논리회로입니다. 선택 변수 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력으로 넘겨줍니다. 제어변수가 n개일 때 입력선은 2^n개가 존재하며, 이 중 하나의 입력이 선택되어 1비트 출력에 연결됩니다. 예를 들어 n=2인 경우, 입력 수는 4이고 출력 수는 1이므로 4x1 멀티플렉서라고 합니다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서(DEMUX)는 멀티플렉서의 동작과 반대로 동작합니다. 한 개의 입력선으로부터...2025.05.01
-
논리회로및실험 레포트2025.01.181. Clock Control Block Clock Control Block은 50 MHz의 오실레이터와 표시부, 클럭 제어부로 구성되어 있습니다. 사용자가 Clock Control Switch를 이용하여 16개의 클럭을 선택할 수 있으며, 7-Segment와 LED를 통해 현재 FPGA 디바이스 모듈로 공급되는 클럭 값과 주파수 대역을 확인할 수 있습니다. 또한 FPGA 디바이스 모듈에 별도의 오실레이터를 장착하여 사용할 수 있습니다. 2. 7-Segment Array 4개의 7-Segment가 하나로 구성된 7-Segment L...2025.01.18
-
[예비보고서] 10.7-segment, Decoder 회로설계2025.04.251. 7-segment 회로 설계 예비 보고서에서는 7-segment와 Decoder 회로 설계에 대해 다루고 있습니다. 먼저 7-segment/Decoder의 진리표를 작성하고, Karnaugh map을 이용하여 각 출력 신호의 불리언 식을 구했습니다. 그리고 이를 바탕으로 74LS47 Decoder를 이용한 7-segment 구동 회로를 설계하였습니다. 이를 통해 7-segment 디스플레이 구현을 위한 기본적인 회로 설계 방법을 확인할 수 있습니다. 1. 7-segment 회로 설계 7-segment 회로 설계는 디지털 전자 ...2025.04.25
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계2025.05.101. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구했습니다. 또한 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계했습니다. 1. 7-segment와 Decoder 7-segment 디스플레이와 디코더는 전자 기기에서 중요한 역할을 합니다. 7-segment 디스플레이는 숫자와 문자를 표시하는 데 사용되며, 디코더는 ...2025.05.10
-
중앙대학교 아날로그및디지털회로 예비보고서102025.01.201. 7-segment/Decoder 진리표 7-segment/Decoder 진리표를 작성하였습니다. 입력 ABCD와 출력 abcdefg의 진리표를 제공하였습니다. 2. 불리언식 구하기 Karnaugh 맵을 이용하여 간소화된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하였습니다. a, b, c, d, e, f, g 등의 불리언 식을 제공하였습니다. 3. 7-Segment 구동 회로 설계 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하였습니다. Pspice 프로그램...2025.01.20
-
고려대학교 디지털시스템실험 A+ 5주차 결과보고서2025.05.101. Binary to 7-SEGMENT 이번 실험을 통해 7-segment의 8자리가 어떻게 동시에 보여지는지 알 수 있었습니다. Binary to 7-segment를 구현할 때에 저번 시간에 만들었던 binary to BCD를 사용하였고, 이렇게 만든 Binary to 7-segment 함수를 이용해 7-segment 계산기를 만들 수 있었습니다. 이 과정에서 간단한 동작을 하는 함수 하나를 만드는 데에도 그 안에 많은 함수가 쓰인다는 것을 알 수 있었습니다. 2. Adder/Subtractor와 연결한 7-SEGMENT 만들기...2025.05.10
-
아날로그 및 디지털회로 설계 실습 실습12_Stopwatch 설계_결과보고서2025.01.211. 스탑워치 설계 이번 실습에서는 BCD 카운터와 7-segment를 이용해 스탑워치를 제작했고 회로의 구성요소들이 올바르게 동작해 설계 목표를 달성한 것을 확인했습니다. 스탑워치는 일상생활에서 자주 쓰이는 전자기기이며, 스탑워치의 기능을 구현하기 위해서는 다양한 디지털 회로 구성요소에 대한 이해가 필요합니다. 이번 실습을 통해 디지털 회로의 구성요소들을 활용하여 실생활에서 사용되는 전자기기의 기능을 구현하는 회로를 설계하고 올바르게 동작하는 것을 확인할 수 있었습니다. 2. BCD 카운터와 7-segment 활용 2자리 숫자를 ...2025.01.21
-
중앙대학교 아날로그및디지털회로설계실습 10차 예비보고서2025.01.041. 7-segment 및 Decoder 회로 설계 이 예비보고서는 7-segment와 Decoder 회로 설계에 대해 다루고 있습니다. 7-segment는 10진수 방식의 출력을 표시하기 위해 사용되며, Decoder는 2진수 출력을 7-segment에 적합한 형태로 변환해줍니다. 이 실습에서는 74LS47 Decoder 소자를 사용하여 7-segment 구동 회로를 설계하였습니다. Decoder의 핀 기능과 Common anode/cathode 타입 7-segment의 차이점, 그리고 회로 설계 시 고려사항 등이 자세히 설명되어...2025.01.04
-
디지털논리실험및설계 2024-1 도어락 프로젝트2025.01.281. 디지털 Door-Lock 요구사항 디지털 Door-Lock 프로젝트의 주요 요구사항은 다음과 같습니다. 'Reset' 버튼을 누르면 번호 7-segment에 '0'이 켜지면서 시작되며, A와 B 7-segment는 꺼진 상태를 유지합니다. 'Reset' 후 '번호입력' 버튼을 누를 때마다 번호 7-segment에 '0-1-2-3-...-9-0(반복)'의 숫자가 나타나며, 원하는 숫자가 나타났을 때 '확인' 버튼을 누르면 됩니다. '확인' 버튼을 누르면 번호가 A 7-segment로 이동하고 번호 7-segment는 '0'으로 ...2025.01.28
-
한양대 counter2025.05.041. JK Flip Flop JK Flip Flop은 SR FF에 and gate를 추가한 FF이다. SR FF에서 (1,1)을 사용하지 못하는 한계점을 극복하는 Flip-Flop으로 set, reset이 (1,1)일 때 output 값이 toggle 즉, 반전 된다. S(set) R (reset) FF과 마찬가지로, J는 set K는 reset을 뜻한다. JK Flip-Flop의 timing diagram은 다음 과 같다. 다른 FF과 마찬가지로 output 값에서 time delay가 발생한다. (1,1)일 때 toggle 반전...2025.05.04