
총 84개
-
[전자공학실험2] RC회로의 주파수 응답2025.04.271. RC 회로의 주파수 응답 실험을 통해 RC 회로의 주파수 응답 특성을 측정하고 이론값과 비교하였다. LPF와 HPF의 전달함수를 계산하여 주파수에 따른 magnitude와 phase를 Bode plot으로 그리고, 실험 결과와 비교하여 RC 회로의 filter로서의 기능을 확인할 수 있었다. 실험 결과와 이론값의 차이는 주로 OSC의 vertical scale 조정 문제와 신호 크기 감쇄에 따른 SNR 저하로 인한 오차 때문인 것으로 분석되었다. 1. RC 회로의 주파수 응답 RC 회로의 주파수 응답은 전자 회로 설계에서 매우...2025.04.27
-
중앙대 전자회로설계실습 결과1. Op Amp를 이용한 다양한 Amplifier 설계 A+2025.01.271. Op Amp를 이용한 Amplifier 설계 본 실험에서는 Op Amp를 이용하여 다양한 Amplifier 회로를 설계하고 분석하였다. 먼저 센서 구현을 위해 Function generator를 이용하여 정현파를 생성하고 오실로스코프로 측정하였다. 다음으로 Inverting Amplifier 회로를 설계하여 이득을 측정하고 PSPICE 시뮬레이션 결과와 비교하였다. 또한 입력 범위와 주파수 응답 특성을 분석하였으며, 입력 임피던스 변화에 따른 출력 전압 변화를 관찰하였다. 실험 결과를 토대로 설계 목표와의 오차 원인을 분석하고...2025.01.27
-
울산대학교 전기전자실험 13. 저역통과 및 고역통과 필터 회로2025.01.121. 저역통과 필터 실험에서 저역통과 필터 회로를 구성하고 주파수에 따른 출력전압과 위상을 측정하였다. 이론으로 구한 차단 주파수 15.92kHz와 실험으로 측정한 차단 주파수 15.84kHz가 74Hz 차이가 났는데, 이는 저항과 커패시터의 오차로 인해 발생한 것으로 보인다. 주파수가 증가할수록 출력전압이 감소하고 위상이 증가하는 것을 확인할 수 있었다. 2. 고역통과 필터 실험에서 고역통과 필터 회로를 구성하고 주파수에 따른 출력전압과 위상을 측정하였다. 이론으로 구한 차단 주파수 7.96kHz와 실험으로 측정한 차단 주파수 7...2025.01.12
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
[전자회로응용] Non-interting Op Amp 결과레포트 (만점)2025.01.281. Non-inverting Op Amp 실험 주제는 Non-inverting Op Amp입니다. 실험 목표는 다음과 같습니다: ① Non-inverting OP amp의 동작원리를 설명하라. ② Bode plotter를 이용하여 'TL074CN'소자의 unit-gain frequency와 upper corner frequency를 확인하고 전압이득과의 관계를 설명하시오. ③ Oscilloscope를 이용하여 입출력 전압 swing을 확인하고 전압이득을 이론 계산 값과 비교하라. 예상 결과로는 Op amp는 DC amp이므로 DC...2025.01.28
-
교류및전자회로실험 실험4-2 페이서 궤적 예비보고서2025.01.171. 교류회로의 측정 교류회로 내에서 임피던스 변화에 따른 페이서의 변화를 추적함으로써 교류회로의 동작과 임피던스의 주파수특성에 대한 이해를 높임. 전류의 페이서는 리액턴스가 변화한 때 반지름이 1/2R로 주어지는 원주선상에서 이동하며, 저항이 변화할 때는 두 개의 원을 그리게 됨. 주파수 변화에 따라 리액턴스가 전체적으로 용량성이 되면 페이서가 원의 윗부분에, 그리고 리액턴스가 전체적으로 유도성이 되면 페이서가 원의 아래부분에 위치하게 됨. 2. 페이저 궤적 분석 실험을 통해 다양한 조건에서의 페이저 궤적을 확인함. 인덕터 값, ...2025.01.17
-
Understanding the Time-Frequency Characteristics of LTI systems2025.01.221. LTI 시스템의 시간-주파수 특성 이해 LTI 시스템의 시간-주파수 특성을 이해하고 LTI 시스템의 주파수 응답 특성에 따른 입력 및 출력 신호 특성을 분석하는 실험을 수행했습니다. 실험 1에서는 다중 주파수 정현파 입력 신호에 대한 출력 신호를 분석하여 각 LTI 시스템의 주파수 응답 특성을 추정했습니다. 실험 2에서는 오디오 파일을 입력 신호로 사용하여 샘플링 주파수 변화에 따른 출력 신호의 특성 변화를 관찰했습니다. 이를 통해 LTI 시스템의 시간-주파수 특성을 이해할 수 있었습니다. 1. LTI 시스템의 시간-주파수 특...2025.01.22
-
실험 25. CE 증폭기와 주파수 응답 예비결과보고서2025.01.021. 보데 선도(Bode plot) 보데 선도는 가로축에 각주파수의 대수 log10를 취하고, 세로축에 이득와 위상차를 취하여 전압이득과 주파수의 관계를 그린 것입니다. 이를 통해 전압 증폭기의 주파수 응답 특성을 확인할 수 있습니다. 2. 저주파 증폭기 응답 저주파 영역에서는 DC 차단(AC 결합)과 바이패스 동작을 위해서 커패시터가 하위 차단(하위 3dB) 주파수에 영향을 미칩니다. 공통 이미터 증폭기 회로의 AC 등가회로를 통해 입력 커패시터, 바이패스 커패시터, 부하 커패시터 부분의 주파수 응답을 계산할 수 있습니다. 1. ...2025.01.02
-
증폭기의 주파수 응답 특성2025.01.021. 증폭기의 주파수 응답 특성 실험을 통해 증폭기의 주파수 응답 특성을 확인하였습니다. 주요 결과는 다음과 같습니다. 70Hz~55kHz 범위에서 전압 이득은 8.8V/V로 측정되었고, 17Hz와 77kHz에서 전압 이득이 감소하는 것을 확인하였습니다. 1MHz까지는 전압 이득 측정이 잘 되었지만 10MHz를 초과하는 영역과 50Hz 미만의 영역에서는 측정이 어려웠습니다. 이는 MOSFET의 기생 커패시턴스로 인해 주파수가 증가함에 따라 전압 이득이 감소하는 것으로 추정됩니다. 이득 대역폭 곱은 큰 폭의 변화 없이 거의 일정한 것...2025.01.02
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 12. 수동소자의 고주파특성측정방법의 설계2025.05.031. 수동소자의 고주파 특성 측정 이 실험은 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하고 실험을 통하여 등가회로를 이해하며 이들 소자들이 넓은 주파수 영역에서 어떻게 동작하는지 실험적으로 이해하는 것을 목적으로 한다. 실험 결과, 커패시터는 약 4MHz 이상의 고주파 영역에서 인덕터처럼 동작하며, 인덕터는 약 150kHz 이상의 고주파 영역에서 커패시터처럼 동작하는 것을 확인할 수 있었다. 이를 통해 수동소자의 등가회로와 고주파 특성을 이해할 수 있었다. 1. 수동소자의 고주파 특성 측정 수동소자의 고주파 특성...2025.05.03