총 13개
-
OP-AMP 연산 증폭 회로 실험 결과보고서2025.01.041. OP-AMP 연산 증폭 회로 이번 실험의 목표는 OP-AMP를 사용하여 전압 증폭을 알아보는 것이었습니다. 이론적으로 OP-AMP는 두 개의 입력단자와 한 개의 출력단자를 가지며, 두 입력단자 전압 간의 차이를 증폭하는 증폭기입니다. 이상적인 OP-AMP의 조건은 무한대의 전압이득, 무한대의 입력저항, 영 옴의 출력저항, 무한대의 대역폭, 영인 오프셋 전압과 전류, 온도에 따른 소자 파라미터 변동이 없어야 합니다. 하지만 실험 결과, 예상한 사인파 형태의 출력 전압이 아닌 11.3V의 직류 전압이 측정되었습니다. 이는 전원 공...2025.01.04
-
트랜지스터 특성 실험2025.01.021. 트랜지스터의 동작 원리 트랜지스터는 npn 또는 pnp 구조로 이루어진 3단자 소자로, 베이스-이미터 접합은 순방향, 베이스-컬렉터 접합은 역방향으로 바이어스 되어 있다. 트랜지스터는 전류 증폭기로 동작하며, 베이스 전류에 따라 컬렉터 전류가 변화한다. 트랜지스터는 스위칭 동작과 증폭 동작을 할 수 있다. 2. 트랜지스터의 3가지 동작 모드 트랜지스터는 차단 동작 모드, 선형 동작 모드, 포화 동작 모드의 3가지 동작 모드를 가진다. 차단 모드에서는 컬렉터 전류가 거의 흐르지 않고, 선형 모드에서는 베이스 전류에 비례하여 컬렉...2025.01.02
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30
