
총 22개
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 RLC회로의 과도응답 및 정상상태 응답을 측정하였다. 또한 특정 주파수에서의 R,L,C에서의 전압의 크기와 위상을 확인하고 이론과 비교하였다. 그리고 LC회로의 공진을 확인하였다. 전체적으로 L=10mH, C=10.2nF에서 오차 5%이내를 만족하였으나 임계감쇠의 저항값과 정현파에서 인덕터의 크기, 위상 축전기의 위상, LC 회로의 공진주파수에서 5%보다 큰 오차율을 보였다. 저감쇠, 임계감쇠, 과감쇠 상황에서의 실험 결과와 이론값을 비교하였으며, 정현파 입력에서의 R, L, C의 크기...2025.05.15
-
[A+] 등가 전원 정리 실험레포트2025.05.161. 테브난의 정리 테브난의 정리는 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있는 방법이다. 이를 통해 회로를 간단히 나타낼 수 있으며, 테브난의 등가 전압 V_th와 등가 저항 R_th를 구하는 방법을 설명하고 있다. 실험을 통해 테브난의 등가 전압과 등가 저항을 계산하고, 이를 통해 부하 전류 I_L을 구할 수 있다. 2. 노튼의 정리 노튼의 정리는 복잡한 회로를 하나의 전류원과 저항으로 표현할 수 있는 방법이다. 노튼의 등가 전류 I_N과 등가 저항 R_N을 구하는 방법을 설명하고 있으며, 실험...2025.05.16