총 224개
-
오실로스코프와 함수발생기 사용법 실험보고서2025.11.141. 오실로스코프 파형 측정 오실로스코프를 이용하여 사인파, 삼각파, 사각파 등 다양한 파형을 측정하고 분석했다. VOLT/DIV와 TIME/DIV 설정을 통해 전압과 주기를 계산하였으며, 예시로 VOLT/DIV 1V, TIME/DIV 25㎲일 때 최대-최소 전압차 2V, 주기 100㎲, 주파수 10㎑를 도출했다. 함수발생기의 FUNC 버튼으로 다양한 파형을 생성하여 측정했다. 2. 임피던스와 전압 분배 51Ω 저항 2개를 병렬 연결하여 25Ω 등가저항을 만들고, 함수발생기의 내부 50Ω 임피던스와의 상호작용을 분석했다. 병렬저항 ...2025.11.14
-
신호발생기와 오실로스코프 사용법_결과레포트2024.12.311. 신호발생기 신호발생기는 전자 신호를 생성하는 모든 장치로, 다양한 목적과 응용을 가진 많은 다른 종류가 있다. 함수 발생기, 임의 파형 발생기 및 벡터 신호 발생기는 특수 신호 발생기의 일반적인 유형이다. 이번 실험에서는 함수 발생기를 사용하였는데, 함수 발생기는 전자 신호인 파형을 발생시키는 장치이다. 함수 발생기가 발생시키는 가장 일반적인 파형으로는 사인파(sine), 방형파(square), 삼각파(triangular), 톱니파(sawtooth) 등이 있으며, 보통 주기적 신호를 만들어 내는데 사용한다. 2. 오실로스코프 ...2024.12.31
-
RC, RL 미적분 회로_결과레포트2024.12.311. RC 미분 회로 RC 미분 회로에서는 출력전압이 입력전압의 미분값에 비례함을 확인할 수 있었습니다. 저항 값을 변화시키며 실험한 결과, 저항 값이 작을수록 출력 파형이 더 뚜렷하게 나타났습니다. 이는 RC 회로의 특성상 저항 값이 작을수록 미분 효과가 더 크게 나타나기 때문입니다. 2. RL 적분 회로 RL 적분 회로에서는 출력전압이 입력전압의 적분값에 비례함을 확인할 수 있었습니다. 저항 값을 변화시키며 실험한 결과, 저항 값이 클수록 출력 파형이 더 뚜렷하게 나타났습니다. 이는 RL 회로의 특성상 저항 값이 클수록 적분 효...2024.12.31
-
클리핑과 클램핑 회로 실험 결과 분석2025.11.161. 클리핑 회로(Clipping Circuit) 클리핑 회로는 입력신호의 특정 전압 이상 또는 이하의 신호를 제거하는 회로입니다. 병렬 클리퍼는 입력전압이 양(+)일 때 다이오드가 역방향 바이어스되어 회로가 차단되고, 음(-)일 때 순방향 바이어스되어 도통됩니다. 직렬 클리퍼는 양(+)에서 도통되어 출력전압이 입력전압과 같고, 음(-)에서 차단되어 출력전압이 0이 됩니다. 2중 바이어스 병렬 클리핑 회로는 양과 음의 특성을 모두 가지며, 설정된 전압값 이상/이하의 신호를 제한합니다. 2. 클램핑 회로(Clamping Circuit...2025.11.16
-
TTL 논리게이트와 드모르간의 법칙 실험2025.11.161. 드모르간의 법칙 (DeMorgan's Law) 드모르간의 법칙을 이용하여 부울 논리식을 간단하게 하고 개선하는 방법을 학습했다. NAND 게이트로 구성한 회로에서 두 입력이 모두 0인 경우만 출력이 0이 되고 나머지는 1이 되어 OR 게이트와 동일함을 확인했다. 이는 드모르간의 법칙을 적용한 논리식 변환의 실제 사례를 보여준다. 2. XOR 게이트 (Exclusive-OR Gate) XOR 게이트는 두 입력의 상태가 다를 때 출력이 1이고 같으면 0이다. 세 가지 방법으로 구성했다: (1) NOT, AND, OR 게이트 조합으...2025.11.16
-
BCD 계수기 실험 결과보고서2025.11.161. BCD(Binary-Coded-Decimal) 계수기 BCD 계수기는 0000부터 1001까지 이진수로 계수하다가 1010(십진법 10)이 되는 순간 NAND gate의 출력이 0으로 변하면서 저장된 값이 clear되어 다시 0000으로 돌아가는 십진 계수 회로이다. TTL IC 7490을 사용하여 구현할 수 있으며, 이론적 동작과 실험 결과가 일치함을 확인할 수 있다. 2. JK 플립플롭(JK Flip-Flop)을 이용한 십진계수기 TTL IC 7400 NAND gate와 TTL IC 7476 JK FF를 사용하여 십진계수기...2025.11.16
-
디지털회로실험: 기본논리함수와 RS래치2025.11.151. XOR 게이트 등가회로 74LS04, 74LS08, 74LS32 칩을 사용하여 XOR 게이트 등가회로를 구성하는 실험이다. XOR 게이트는 두 개의 입력이 서로 다를 때만 출력이 1이 되는 논리회로이며, 신호 1은 5V 전압, 신호 0은 접지를 의미한다. 오실로스코프로 출력값을 확인할 수 있으며, 신호 1일 때 그래프가 5V 위치로 평행이동한다. 게이트 칩의 데이터시트 확인과 GND, Vcc 연결이 중요하다. 2. RS 래치(RS-Latch) NAND 게이트로 구성한 RS 래치의 동작원리를 다루는 실험이다. R=1, S=0일 ...2025.11.15
-
디지털회로실험: 555 타이머 멀티바이브레이터2025.11.151. 단안정 멀티바이브레이터(Monostable Multivibrator) 555 타이머를 이용한 단안정 멀티바이브레이터는 외부 트리거 신호에 의해 단일 출력 펄스를 생성하는 회로이다. 부(-)트리거 신호 입력 시 하단 비교기 출력이 high가 되어 플립플롭의 출력 Q는 low, bar Q는 high가 된다. 콘덴서가 충전되면서 Vc가 2/3 Vcc를 초과하면 상단 비교기 출력이 high가 되어 Q는 high, bar Q는 low가 되고 콘덴서가 방전된다. 펄스 폭은 저항과 커패시터에 의해 결정되며, 커패시터 용량이 클수록 펄스 폭...2025.11.15
-
RLC 회로의 과도응답 및 정상상태응답 분석2025.11.151. RLC 회로의 감쇠 특성 RLC 회로에서 저항, 인덕턴스, 커패시턴스의 값의 관계에 따라 저감쇠, 임계감쇠, 과감쇠의 세 가지 감쇠 특성이 나타난다. 가변저항을 조절하여 각 감쇠 상황을 구현하고 각 소자에 걸리는 전압 파형을 분석한다. 저감쇠 실험에서 진동주파수 오차는 3.89%로 비교적 정확한 결과를 얻었으며, 임계감쇠 측정에서는 이론값 1831.2Ω 대비 실험값 1223Ω으로 33.212% 오차가 발생했다. 과감쇠 조건 α > ω₀를 만족하는 2.834kΩ의 저항값에서 과감쇠 현상을 확인했다. 2. 정현파 입력에 대한 임피...2025.11.15
-
LPF와 HPF 설계 및 주파수응답 실험2025.11.141. 저주파 필터(LPF) 설계 RC 필터를 이용하여 차단 주파수 15.92 kHz인 저주파 필터를 설계한다. 10 nF 커패시터와 약 1 kΩ의 저항을 직렬 연결하여 구성하며, 전달함수의 크기와 위상을 0~100 kHz 범위에서 선형-로그 그래프로 표현한다. 10 kHz 정현파 입력 시 출력 크기는 약 844.366 mV이며, 오실로스코프를 통해 입출력 파형의 위상차를 관찰할 수 있다. 2. 고주파 필터(HPF) 설계 RL 필터를 이용하여 차단 주파수 15.92 kHz인 고주파 필터를 설계한다. 10 mH 인덕터와 1 kΩ의 저항...2025.11.14
