
총 63개
-
기초실험2 결과보고서2025.01.291. 저항소자 및 써미스터 소자의 특성 실험을 통해 저항소자와 써미스터 소자의 저항값을 측정하였다. 저항소자는 10 kΩ의 저항값을 갖도록 제작되어 있으며, 실제 측정값도 이와 유사하였다. 그러나 써미스터 소자의 경우 10 kΩ에서 많이 벗어난 저항값이 측정되었는데, 이는 써미스터의 온도 의존성 때문이다. 온도계로 측정한 주변 온도를 참고하면 써미스터의 저항값 변화를 이해할 수 있다. 2. 저항소자와 써미스터 소자의 전압-전류 특성 저항소자와 써미스터 소자는 동일한 10 kΩ의 저항값을 갖지만, 열을 가했을 때 전압-전류 특성이 다...2025.01.29
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 연산 증폭기(op-amp)는 두 입력 단자 간의 전압 차이를 증폭하여 출력으로 전달하는 고이득 전압 증폭기이다. 이 연산 증폭기는 다양한 회로 구성에 따라 반전 증폭기, 비반전 증폭기, 차동 증폭기 등으로 활용될 수 있으며, 각 회로는 저항 및 피드백 요소를 추가하여 원하는 특성에 맞게 출력 전압을 조정할 수 있다. 2. 공통 모드 전압 범위 연산 증폭기의 입력 공통 모드 전압 범위를 측정하여 표 22-1에 기록하였다. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 ...2025.01.29
-
연산증폭기 기본 회로 예비보고서2025.01.021. 정류 회로 정류 회로는 다이오드를 이용하여 전압의 극성이 교대로 변하는 교류를 한 방향으로만 흐르도록 하여 직류로 변환시킨다. 정류 회로에는 반파 정류 회로와 전파 정류 회로가 있다. 반파 정류 회로는 회로가 간단하지만 리플이 크고, 전파 정류 회로는 리플이 작지만 센터 탭이 있는 변압기가 필요하다. 브리지 정류 회로는 센터 탭이 없는 변압기를 사용할 수 있지만 다이오드가 4개 필요하고 회로가 복잡해진다. 2. 평활 회로 정류된 반파나 전파 정류 파형은 직류로 사용할 수 없다. 전압을 유지하려는 성질을 가진 커패시터를 부하 저...2025.01.02
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
아주대학교 A+전자회로실험 실험6 결과보고서2025.05.091. 삼각파 발생회로 이 실험의 목적은 연산증폭기를 이용한 비교기와 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 동작을 이해하는 것이다. 실험 결과 파형은 예상대로 V_S는 사각파, V_T는 삼각파로 나왔다. 사각파 발생회로와 적분기를 연결하여 삼각파 발생회로를 구현하였다. 이론값과 실험값의 오차는 주로 transition delay에 의해 발생했으며, 저항값이 작을수록 오차가 커졌다. 시뮬레이션 결과와는 거의 일치하였고, 큰 저항에서는 3% 미만의 오차를 보였다. 오차의 주원인인 transition delay를 분석하기...2025.05.09
-
전자공학실험 22장 연산 증폭기 특성 A+ 결과보고서2025.01.151. 연산 증폭기의 특성 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 입력-출력 스윙 측정 공통 모드 입력 전압의 크기를 2.5V, 주파수를 10kHz로 고정하고 입력 전압의 크기를 10~40mV로 변...2025.01.15
-
건국대학교 전기전자기초실험2 연산증폭기1 예비레포트 결과레포트2025.01.291. 능동 저역 통과 필터 모의실험 1에서는 그림 1-1의 능동 저역 통과 필터 회로를 LTspice로 구현하고, 입력 전압과 출력 전압의 관계를 주파수에 따라 분석하였습니다. 실험 1에서는 실제 회로를 구성하여 동일한 분석을 수행하였습니다. 모의실험과 실험 결과를 비교하면 차단 주파수 근처에서는 유사한 결과를 보이지만, 차단 주파수에서 멀어질수록 오차가 증가하는 것을 확인할 수 있습니다. 이는 측정 시 발생하는 노이즈와 소자 연결의 오차, 유효숫자 등의 영향으로 판단됩니다. 2. 능동 고역 통과 필터 모의실험 2에서는 그림 2-1...2025.01.29
-
건국대학교 전기전자기초실험2 연산증폭기3 예비레포트 결과레포트2025.01.291. 영전위 검출 회로 그림 1-1의 영전위 검출 회로에서 (-) 반주기 전압이 출력되려면 회로를 수정하여 +5V에 연결된 50k옴 저항을 -5V에 연결하거나, +와 -단자를 반대로 연결하면 된다. 2. 윈도우 비교기 회로 그림 2의 윈도우 비교기 회로에서 입력 전압이 -0.1~0.1V일 때 출력 전압이 High가 되도록 하려면 위쪽 비교기와 아래쪽 비교기에 모두 전압분배로 0.1V가 걸리도록 저항을 바꿔주면 된다. 또는 저항을 49k, 1k옴으로 설정하여 비교기에 걸리는 전압을 조절할 수 있다. 3. 슈미트 트리거 회로 그림 3의...2025.01.29