총 219개
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 10. Oscillator 설계2025.04.291. Oscillator 설계 이 보고서는 OP-amp를 이용한 Oscillator(신호 발생기)의 설계 및 측정을 다루고 있습니다. 주요 내용은 positive feedback의 개념 이해, 피드백 회로의 parameter 변화에 따른 신호 파형 학습입니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로도를 작성하고 시뮬레이션을 수행하였으며, 이론값과 시뮬레이션 결과를 비교 분석하였습니다. 또한 feedback factor(β)와 feedback 저항(R)의 영향을 분석하였습니다. 1. Oscillator 설계 Oscill...2025.04.29
-
[2023] 방송통신대학교(방통대) 시뮬레이션 과목 중간과제물 만점 리포트2025.01.241. 시뮬레이션 이 과제는 큐잉 시스템을 시뮬레이션하여 평균 대기열 길이와 평균 대기 시간을 평가하는 것입니다. 과제에서는 시간 제한, 도착 확률, 평균 서비스 시간 등의 조건을 설정하고 C 프로그램을 통해 시뮬레이션을 수행하였습니다. 출력 결과에는 시간, 도착, 대기열, 서비스 시간 등의 정보가 포함되어 있으며, 최종적으로 평균 대기열 길이와 평균 대기 시간이 계산되었습니다. 1. 시뮬레이션 시뮬레이션은 현실 세계의 복잡한 시스템이나 프로세스를 모방하여 실험하고 분석할 수 있는 강력한 도구입니다. 이를 통해 실제 상황에 대한 예측...2025.01.24
-
척수손상 시뮬레이션 디브리핑 보고서2025.01.131. 자율신경 반사부전 대상자는 T6 손상을 받은 30세 남성으로, 처음 만날 당시 두통을 호소하고 있었다. 활력징후를 측정한 결과 280/100mmHg, 맥박 분당 39회 측정되었다. 방광과 장팽만, 피부자극, 경련, 통증 등에 유발되는 자율신경 반사부전의 증상인 두통, 고혈압, 서맥 증상이 나타나고 있었다. 이에 대한 간호중재로 침상머리를 45도 상승시킨 자세를 취해주었으며, 소변줄 확인 결과 꼬여있음을 확인하고, 이를 풀어주었다. 혈압을 10-15분 간격으로 측정하였으며, 계속 고혈압 측정되어서 의사에게 notify하여 nif...2025.01.13
-
중앙대학교 전자회로설계실습 7주차 Common Emitter Amplifier의 주파수 특성2025.01.121. Common Emitter Amplifier의 주파수 특성 이 보고서는 중앙대학교 전자회로설계실습 7주차에 진행된 Common Emitter Amplifier의 주파수 특성에 대한 내용을 다루고 있습니다. 보고서에는 PSPICE 시뮬레이션을 통해 Common Emitter Amplifier의 주파수 특성을 분석한 결과가 제시되어 있습니다. 구체적으로 입력 신호 주파수 변화에 따른 출력 전압의 최대값, 최소값, 전압 이득 등의 변화를 확인하였고, RE 및 CE 커패시터 값 변화에 따른 주파수 응답 특성의 변화도 분석하였습니다. ...2025.01.12
-
Arena를 이용한 시뮬레이션 연습문제 3-202025.01.231. 도색 시스템 시뮬레이션 이 문제는 두 가지 작업(도색, 건조, 마무리)으로 구성된 도색 시스템을 시뮬레이션하는 것입니다. 부품은 평균 5분 간격으로 도착하며, 도착한 부품은 도색장에 들어가 도색작업을 받습니다. 도색작업에는 하나의 도색 자원이 사용되며, 소요 작업시간은 TRIA(1,4.5,7)분입니다. 건조작업은 자원을 필요로 하지 않으며, 부품 수에 제한 없이 동시에 15분 동안 진행됩니다. 마무리작업은 0.5와 9사이의 일양분포 시간이 소요되며, 하나의 마무리 자원이 사용됩니다. 시뮬레이션은 24시간 동안 한 번 실행됩니다...2025.01.23
-
방통대 시뮬레이션 출수과제2025.01.241. 큐잉 시스템 시뮬레이션 이 프레젠테이션은 큐잉 시스템 시뮬레이션에 대한 내용을 다루고 있습니다. 큐잉 시스템은 고객이 도착하여 서비스를 받는 과정을 모델링한 것으로, 고객 도착 시간, 대기 시간, 서비스 시간 등의 요소를 고려합니다. 이 시뮬레이션은 C 프로그래밍 언어를 사용하여 구현되었으며, 고객 도착 확률, 서비스 시간 등의 변수를 설정하고 시뮬레이션을 수행하여 평균 대기 시간, 평균 대기열 길이 등의 결과를 도출합니다. 1. 큐잉 시스템 시뮬레이션 큐잉 시스템 시뮬레이션은 실제 시스템의 동작을 모방하여 시스템의 성능을 분...2025.01.24
-
전기회로설계실습 예비보고서102025.05.151. RLC 회로의 과도응답 및 정상상태응답 이 실습의 목적은 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하는 것입니다. 실험에 필요한 기본 장비와 부품들이 제시되어 있으며, 다양한 실험 계획이 포함되어 있습니다. 실험 계획에는 RLC 직렬회로의 특성 계산, 입력 신호에 따른 각 소자의 전압 파형 시뮬레이션, 임계감쇠 저항값 계산 및 측정, 각 소자의 전압 파형 측정 방법, 사인파 입력에 따른 각 소자의 전압 파형 예측 등이 포함되어 있습니다. 1. RLC 회로의 과도응답 및 정...2025.05.15
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
디지털집적회로 D Flip-Flop 설계도 및 시뮬레이션 결과2025.04.281. Rising-edge triggered D-Flip Flop Rising-edge triggered D-Flip Flop의 기능을 설명하고 있습니다. 입력 파라미터와 트랜지스터 크기를 제공하고 있으며, D-FF의 기능을 시뮬레이션한 결과를 보여주고 있습니다. 또한 D-FF의 최소 setup time 요구사항을 분석하고 있습니다. 1. Rising-edge triggered D-Flip Flop The rising-edge triggered D-Flip Flop is a fundamental digital logic circui...2025.04.28
-
Arena를 이용한 시뮬레이션 연습문제 5-10, 5-112025.01.231. 제조 설비 재공품 저장 장소 모델 4개의 서로 다른 부품들을 생산하는 제조 설비를 위한 재공품 저장 장소 모델입니다. 부품별 재고 비용은 다음과 같습니다: (Type, 비율, 재고비용)=(1,20,5.5),(2,30,6.5),(3,30,8),(4,20,10.5). 부품들이 도착하고 떠나면서 재고 비용은 변동됩니다. 부품들의 도착시간 간격은 TRIA(1.25,2,2.8)이며, 2대의 크레인이 부품을 저장하거나 불출합니다. 부품 불출 요구 도착시간은 TRIA(1.25,2,2.8)이며, 만약 이용 가능한 부품이 없다면 요구는 만족되...2025.01.23
