
총 64개
-
논리회로 시간 지연 측정 실험 보고서2025.01.281. 논리회로 시간 지연 측정 이 실험은 논리회로의 기본 구성 요소인 인버터 IC를 이용하여 NOT 게이트 2개를 구성하고, 함수발생기와 오실로스코프를 활용하여 신호 전송 시간차를 측정함으로써 논리회로의 시간 지연 측정을 분석하는 것을 목표로 하였습니다. 실험을 통해 논리회로의 시간 지연 측정 및 오차 분석의 중요성을 인식하게 되었습니다. 2. 디지털 회로 설계 이 실험을 통해 디지털 회로 설계 시 지연 시간의 영향을 최소화하기 위한 방법이 필요함을 인식하게 되었습니다. 회로의 설계 및 동작 원리와 관련된 지연 시간 문제를 고려해야...2025.01.28
-
아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+2025.01.291. Wien bridge oscillator 설계 및 구현 실험 조원들은 Wien bridge 발진기 회로를 설계하고 구현하였습니다. 회로 구성 시 실제 소자 값의 오차로 인해 예상 주파수와 실제 측정 주파수 간에 차이가 있었지만, 이를 분석하고 증명하는 과정을 거쳤습니다. 또한 다이오드를 추가하여 자동 이득 조정 회로를 구성함으로써 출력 파형의 왜곡을 줄일 수 있었습니다. 2. 출력 파형 특성 분석 실험에서는 gain 값 변화에 따른 출력 파형의 왜곡 현상을 관찰하였습니다. gain 값이 커질수록 파형의 왜곡이 줄어드는 것을 확...2025.01.29
-
아날로그및디지털회로설계실습 (예비)설계실습 8. 래치와 플립플롭 A+2025.01.291. RS 래치 RS 래치의 특성을 분석하였습니다. NAND RS 래치와 NOR RS 래치의 진리표를 나타내고, 이론적인 상태도를 그렸습니다. PSPICE를 활용하여 진리표의 결과를 확인하였습니다. 1. RS 래치 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. 이 소자는 두 개의 NOR 게이트로 구성되어 있으며, 하나의 입력이 1일 때 다른 입력이 0이 되면 출력이 반전되는 특성을 가지고 있습니다. 이를 통해 상태를 저장하고 유지할 수 있습니다. RS 래치는 간단한 구조와 동작 원리로 인해 플립플롭, 카운터...2025.01.29
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL)2025.05.101. 위상 제어 루프(PLL) 위상 제어루프(PLL)는 전압제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 입출력의 위상 차이를 이용하여 전압제어 발진기를 제어하는 피드백 시스템이라고 할 수 있습니다. PLL의 경우 위상 검출기, 루프 필터, 가변 발진기 이 3가지로 구성되어 있으며, 통신 분야에서 폭 넓게 사용됩니다. 2. 위상 검출기 XOR를 이용한 위상 검출기의 경우 V1과 V2의 위상 차이가 변화에 따른 Vout전압의 평균값 특성은 이론부와 같이 주기적인 파형의 주기를 갖습니다. XOR를 이용한 위상 검출기는 대부분 ...2025.05.10
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. 초전형 적외선 센서 초전형 적외선 센서는 인체의 움직임을 감지하여 전압 변화를 발생시킵니다. 이 센서는 침입자 경보기와 자동 도어 센서 등에 사용되며, 접촉식 초전형 적외선 센서를 이용한 스크린 등의 다양한 터치 제품에도 활용되고 있습니다. 2. High-Pass Filter 설계 초전형 적외선 센서와 증폭기 사이에 신호를 전달하는 High-Pass Filter를 저항과 커패시터를 이용하여 설계하였습니다. High-Pass Filter는 저주파 영역의 신호를 차단하고 고주파 영역의 신호만 전달하는 필터입니다. 전달함수를 통해 ...2025.01.04
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. PWM 제어 회로 PWM(Pulse Width Modulation) 제어회로는 출력 전압의 오차분만큼 펄스폭을 조정하여 출력 전압을 안정화 시키는 회로입니다. 출력 전압과 기준 전압을 비교한 오차를 검출하여 증폭하는 오차 증폭기(Error Amp)와 검출된 오차 전압과 톱니파를 비교하여 구형파 펄스를 발생시키는 비교기(Comparator) 그리고 출력 전압을 안정화시키는 Converter의 스위치를 구동하는 구동회로(Driver stage) 등으로 구성되어 있습니다. 2. Buck Converter Buck Converter는...2025.01.04
-
디지털공학_2장 부울대수 연습문제 풀이2025.05.101. 디지털공학 디지털공학은 전자 회로와 시스템을 설계하고 구현하는 데 사용되는 기술입니다. 이 분야에서는 부울 대수와 같은 수학적 개념이 중요한 역할을 합니다. 부울 대수는 참/거짓 값을 다루는 논리 연산을 정의하며, 디지털 회로 설계에 널리 사용됩니다. 2. 부울 대수 부울 대수는 참/거짓 값을 다루는 논리 연산을 정의합니다. 이 연산에는 AND, OR, NOT 등이 포함되며, 디지털 회로 설계에 널리 사용됩니다. 부울 대수를 이해하고 연습하는 것은 디지털공학 분야에서 매우 중요합니다. 1. 디지털공학 디지털공학은 전자 시스템의...2025.05.10
-
아날로그 및 디지털 회로 설계 실습 결과보고서2 SMPS2025.05.151. PWM 제어회로 PWM 제어회로를 구성하고, 톱니 파형과 출력 파형을 확인하였다. PWM 제어회로는 일정 주기동안 output으로 파워를 전달하도록 스위치를 on 하는 역할을 한다. 실험 결과, 주파수가 12.5kHz이고 Vpp값이 약 10V로 출력되어 계획서의 목표를 만족하였다. 2. Buck Converter 시간 관계상 Buck Converter 실험은 생략하고 Boost Converter만을 실험하였다. 3. Boost Converter Boost Converter 회로를 이용하여 SMPS를 구현하였다. PWM 제어회로...2025.05.15
-
아날로그 및 디지털 회로 설계 실습 결과보고서4 신호발생기2025.05.151. Wien bridge oscillator 이번 실험에서는 Wien bridge oscillator를 구현하고 op amp의 gain 값을 변화시켜가며 출력파형과 frequency를 확인하였다. 발진주파수와 그때의 파형을 확인하였고, 추가적으로 저항과 다이오드를 병렬 연결하여 파형의 안정화를 확인하였다. 실험 결과 대체로 계획서에서 목표한 바와 가까운 값이 도출되었으나, 출력전압의 최댓값과 frequency 값이 약 10% 정도 낮게 나왔다. 이는 op amp 내부 저항 등의 문제로 인해 이론상 15V보다 낮은 13~14V가 출...2025.05.15
-
아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계2025.05.151. 아날로그 및 디지털 회로 설계 이 보고서는 아날로그 및 디지털 회로 설계 실습의 일환으로 Stopwatch 설계에 대한 내용을 다루고 있습니다. 기본적인 클럭 생성 회로와 카운터 회로를 테스트하고, 1Hz의 클럭 신호를 생성하여 BCD 카운터와 7-segment 디코더를 통해 숫자를 표시하는 회로를 구현하였습니다. 또한 2자리 숫자 표시와 최대 숫자 제어, 3자리 숫자 표시(시간 표현) 카운터 설계 등의 과정을 거쳐 최종적으로 시간을 표시하는 Stopwatch 회로를 설계하였습니다. 2. BCD 카운터 BCD 카운터(10진 카...2025.05.15