총 47개
-
중첩의 원리, 테브난 노튼 정리 실험 결과보고서2025.11.181. 중첩의 원리(Principle of Superposition) 중첩의 원리는 선형 회로에서 여러 전압원과 전류원이 있을 때, 각 전원이 독립적으로 작용할 때의 응답을 합산하면 모든 전원이 동시에 작용할 때의 응답과 같다는 원리입니다. 실험에서는 두 가지 회로 구성을 통해 각 저항에 흐르는 전류를 측정하여 I = I' + I''임을 증명했습니다. 실험 결과 예상값과 측정값이 대략적으로 일치하여 중첩의 원리가 성립함을 확인했습니다. 2. 테브난 정리(Thevenin's Theorem) 테브난 정리는 복잡한 선형 회로를 단순화하기 ...2025.11.18
-
기초 회로 실험 제 25장 테브닌 정리(예비레포트)2025.01.171. 테브닌 정리 테브닌 정리는 임의의 선형 2단자 회로에서 직렬회로인 테브닌 등가전압과 테브닌의 등가 저항으로 대체 가능하다는 정리입니다. 테브닌 등가전압은 부하 저항을 제거했을 때 양단에 걸리는 전압이고, 테브닌의 등가 저항은 전압원을 단락 시킨 상태에서 개방된 부하의 양 단자의 합성 저항값입니다. 이를 통해 복잡한 회로를 간단한 등가회로로 표현할 수 있습니다. 2. 테브닌 정리를 이용한 비평형 브리지 회로 해석 비평형 브리지 회로에서 테브닌 정리를 이용하면 등가회로를 보다 쉽게 구할 수 있습니다. 부하 저항을 제거한 상태에서의...2025.01.17
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 12. 수동소자의 고주파특성측정방법의 설계2025.04.291. RC 직렬 회로의 고주파 특성 RC 직렬 회로는 약 13 [MHz]부터 파형이 불안정해서 정확한 측정이 이루어지지 않았으므로 그 이상의 데이터는 무의미하다고 판단했다. 약 1 [MHz]까지는 이론값과 비슷한 전달함수의 특성을 보이는데, 그 이상의 고주파에서는 커패시터 소자 내의 인덕터 성분에 의해 전달함수의 특성이 달라지는 것을 그래프를 통해 확인할 수 있다. 약 10 [MHz]에서 전달함수의 크기가 가장 작아져서 이 부분이 커패시터가 확실히 인덕터처럼 행동하는 부분이라고 생각한다. 2. RL 직렬 회로의 고주파 특성 RL 직...2025.04.29
-
테브난의 정리와 등가회로2025.05.151. 등가회로 등가회로란 복잡한 회로를 간단하게 나타낸 회로를 뜻한다. 테브난 등가회로는 두 개의 단자를 포함한 전압원, 전류원, 저항의 어떤 조합의 회로라도 하나의 전압원과 하나의 직렬저항으로 회로를 간단하게 표현하여 나타낸 등가회로를 뜻한다. 2. 테브난의 정리 테브난의 정리는 교류시스템에서 단순 저항이 아닌, 임피던스로 적용가능하다. 테브난 등가회로는 이상적인 전압원과 이상적인 저항의 직렬연결 상태로 구성될 수 있으며, 이는 특정한 소자에 걸리는 전압을 구할 때에 주로 사용된다. 3. 등가저항과 등가전압 등가회로를 해석하기 위...2025.05.15
-
4장 테브냉 및 노튼의 정리 최종 (1)2025.05.031. 테브냉의 정리 테브냉의 등가 전압 V_TH는 단자 A, B를 개방했을 때의 A, B 양단의 전압이다. 전압 분배에 의해 V_TH = 28 * (R2 / (R1 + R2)) = 14V이다. 테브냉의 등가저항 R_TH는 R1과 R2의 병렬에 R3가 직렬이 되는 합성 저항값으로, R_TH = 2KΩ이다. 이를 이용하여 부하저항 R_L의 전압과 전류를 구할 수 있다. 2. 노튼의 정리 노튼의 등가저항 R_N은 테브냉의 등가저항과 같다. 노튼의 등가 전류원 I_N은 A, B를 단락했을 때 단자 A, B에 흐르는 전류이다. 테브냉의 정리...2025.05.03
-
6주차 예비 보고서 4장 테브냉 및 노튼의 정리 (2)2025.05.011. 테브냉의 정리 테브냉의 정리는 임의의 구조를 갖는 능동회로망에서 회로 내의 임의의 두 단자 A, B를 선택하고 이 단자에 대하여 외부에서 보았을 때 등가적으로 하나의 전압원 V_TH와 직렬로 연결된 하나의 저항 R_TH로 대치할 수 있다는 것이다. 여기서 등가전압 V_TH는 주어진 회로망의 단자 A, B를 개방했을 때의 단자 A, B에 나타나는 전압과 같고, 등가저항 R_TH는 주어진 회로망의 모든 전원을 제거하고 단자 A, B에서 회로망 쪽으로 본 저항과 같다. 2. 노튼의 정리 노튼의 정리는 임의의 구조를 갖는 능동회로망에...2025.05.01
-
[A+]건국대 전기전자기초실험1 3주차 결과보고서2025.01.151. 온도에 따른 전기저항의 변화 본 실험에서는 온도에 따라 전기저항의 크기가 변화하는 것을 실험적으로 확인하고자 한다. 입력 전압이 증가하면 전류도 증가할 것이며 이에 따라 저항이 변화한다. 이러한 현상은 온도와 관련이 있다. 대부분의 물질은 온도가 상승함에 전기 저항이 증가한다. 따라서 주어진 전압 또는 전류에서 저항이 온도에 따라 변화한다. 2. 등가저항을 이용한 등가회로 본 실험에서는 여러 개의 저항으로 이루어진 회로의 등가저항을 이론적으로 계산하고 실제 회로의 간략화된 등가회로를 구성하여 그 차이점을 실험적으로 알아보고 원...2025.01.15
-
테브낭·노튼 정리 실험 예비보고서2025.11.181. 테브낭 정리(Thevenin's Theorem) 복잡한 회로망을 단순화하는 방법으로, 임의의 두 단자 a-b 외측에 대해 하나의 전원전압 V₀와 임피던스 Z₀의 직렬연결로 등가화할 수 있다. 등가전압은 단자를 개방했을 때 나타나는 전압이고, 등가임피던스는 회로 내 모든 전원을 제거했을 때 단자에서 본 임피던스이다. 이를 통해 특정 가지의 전류와 전압을 쉽게 계산할 수 있으며, 키르히호프 법칙 적용 시 복잡한 연립방정식을 풀 필요가 없다. 2. 노튼 정리(Norton's Theorem) 테브낭 정리와 쌍대적 관계에 있는 회로 단...2025.11.18
-
테브난 정리 실험2025.05.161. 테브난 정리 테브난 정리(Thevenin's Theorem)는 복잡한 회로의 전압/전류를 쉽게 구할 수 있는 방법입니다. 전원이 포함된 회로망을 등가전압과 직렬 연결된 등가저항 형태의 등가회로로 만들 수 있습니다. 이를 위해 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단자로 만들고, 단자 간에 나타나는 전압을 등가전압(VTh)으로, 전원을 제거하고 단자 쪽에서 바라본 저항을 등가저항(RTh)으로 구합니다. 이렇게 구한 VTh와 RTh를 직렬로 연결하여 테브난 등가회로를 만들 수 있습니다. 2. 테브난 정리 실험 이 실...2025.05.16
-
테브냉 정리 기초실험 결과보고서2025.11.121. 테브냉 정리(Thevenin's Theorem) 테브냉 정리는 전기회로 이론의 핵심 정리로, 복잡한 선형 회로를 간단한 등가회로로 변환하는 방법입니다. 임의의 선형 회로는 테브냉 등가전압원과 테브냉 등가저항으로 구성된 간단한 회로로 표현될 수 있으며, 이를 통해 회로 분석을 단순화하고 부하 저항에 따른 전류와 전압 변화를 쉽게 계산할 수 있습니다. 2. 등가회로 변환 복잡한 전기회로를 테브냉 등가회로로 변환하는 과정은 개방회로 전압(Vth)과 테브냉 등가저항(Rth)을 구하는 것입니다. 개방회로 전압은 부하가 없을 때 측정되며...2025.11.12
