총 18개
-
전자공학실험 15장 다단 증폭기 A+ 결과보고서2025.01.151. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였습니다. 실험회로 1에서는 공통 소오스 증폭기로 구성된 2단 증폭기 회로를 구성하고, 실험회로 2에서는 공통 소오스 증폭기 2단과 소오스 팔로워로 구성된 3단 증폭기 회로를 구성하였습니다. 각 회로에서 MOSFET의 동작 영역을 확인하고, 소신호 파라미터를 구하여 이론적인 전압 이득을 계산하였습니다. 또한 실험을 통해 실제 전압 이득을 측정하고, 부하 저항 RL을 변경하여 그 영향을 확인하였습니다. 2. MOSFET 증폭기 이 실험에서는...2025.01.15
-
콜렉터 공통 증폭기 및 다단 증폭기 특성2025.01.141. 콜렉터 공통 증폭기 콜렉터 공통 증폭기(common-collector amplifier)는 입력 신호가 베이스에 가해지고 출력 신호는 이미터에서 얻어집니다. 이 증폭기는 전압 이득이 거의 1에 가깝지만 전류 및 전력 이득은 1보다 큰 값을 가집니다. 또한 높은 입력 임피던스와 낮은 출력 임피던스를 특징으로 합니다. 이번 실험에서는 오실로스코프를 통해 전압만을 측정했으므로 전압 이득을 구할 수 있었습니다. 2. 다단 증폭기 다단 증폭기(Cascaded Amplifier)는 여러 개의 증폭기 단을 직렬로 연결하여 높은 전압 이득,...2025.01.14
-
다단 증폭기 실험 결과 보고서2025.01.021. 다단 증폭기 실험을 통해 2단 증폭기와 3단 증폭기의 동작 특성을 확인하였습니다. 각 단의 전압 이득, 입력/출력 임피던스 등을 측정하고 분석하였습니다. 10kΩ 저항 조건에서는 예상 값과 큰 차이가 없었지만, 10Ω 저항 조건에서는 오차가 상당히 크게 나타났습니다. 이는 매우 낮은 저항 값으로 인해 커패시터로 전류가 빠져나가면서 발생한 것으로 추정됩니다. 다단 증폭기 설계 시 입력 임피던스와 출력 임피던스의 적절한 조건이 중요하며, 각 단의 전압 이득 곱보다 전체 전압 이득이 작은 이유는 소스팔로워 효과와 단 간 신호 전달 ...2025.01.02
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
실험 07_이미터 팔로워 결과보고서2025.04.281. 이미터 팔로워 증폭기 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였다. 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로 분석 실험을 통해 이미터 팔로워 회로의 DC 조건, 입력-출력 전달 특성, ...2025.04.28
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
다단 증폭기 RC 결합기 실험2025.11.171. JFET (접합형 전계효과 트랜지스터) JFET는 3개의 단자를 가진 반도체로 PNP 및 NPN 트랜지스터와 달리 게이트, 드레인, 소스 단자로 구성된다. 교류 전압 이득, 입력 임피던스, 출력 임피던스 등의 특성을 가지며, 단일 트랜지스터 증폭기를 종속 연결하여 다단 증폭기를 구성할 수 있다. 2. 다단 증폭기 설계 및 특성 두 개의 JFET 트랜지스터를 RC 결합기로 연결하여 다단 증폭기를 구성한다. IDSS와 VP를 측정하여 직류 바이어스를 계산하고, 공통 소스 회로의 전압 이득을 구한다. 실험에서 VDD=+20V, RG...2025.11.17
-
BJT 다단 증폭기 설계 및 구현2025.11.141. 차동 증폭기(Differential Amplifier) BJT를 이용한 차동 증폭기는 두 개의 트랜지스터로 구성되며, 공통 이미터 저항을 통해 고정된 꼬리 전류를 생성한다. 비반전 입력과 반전 입력을 받아 단측 또는 차동 출력을 생성할 수 있다. 입력 임피던스는 2βr'e로 CE 증폭기보다 2배 높으며, 공통신호 제거비(CMRR)는 R_E/r'e로 표현된다. 차동 증폭기의 전압이득은 A_V = R_C/(2r'e)이고, 공통신호에 대한 이득은 A_V(CM) = R_C/(2R_E)이다. 2. VDB 증폭기(Voltage Divid...2025.11.14
