
총 612개
-
[전자회로실험] 베이스 접지 증폭기 및 이미터 폴로워 회로 결과보고서2025.04.261. 베이스 접지 증폭기 베이스 접지 증폭기 실험을 통해 입력 저항이 낮고 출력 저항이 큰 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값을 나타냈지만 출력 저항의 경우 차이가 발생했습니다. 하지만 입력 저항보다 훨씬 작은 값을 가진다는 점은 공통적이었습니다. 2. 이미터 폴로워 회로 이미터 폴로워 회로 실험을 통해 입력 저항이 높고 출력 저항이 낮은 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값...2025.04.26
-
서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)2025.01.211. 전압분배 회로 실험회로1은 간단한 전압분배 회로로 해석할 수 있다. 직렬 R1C1와 병렬 R2C2에 의해, 전압의 gain은 f < 20kHz일 때는 주파수가 증가함에 따라 같이 증가하다가, 그 이후에는 감소하게 된다. myDAQ의 bode analyzer로 주파수 특성을 측정한 결과, 10Hz < f < 20kHz의 입력 신호에 대해서는 gain이 -50dB에서 -10dB까지 증가하는 모습을 보였다. 이는 PSpice 시뮬레이션의 결과와 경향성이 같다. 100Hz와 20kHz의 입력 신호에 대해서, gain값 또한 각각 -3...2025.01.21
-
아날로그회로실험및설계 Op-Amp 단위이득 팔로우와 비교기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산증폭기라고 정의됩니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 OP amp를 가정하면, 입력 전압에 따른 출력 전압...2025.01.24
-
건국대학교 전기전자기초실험2 연산증폭기3 예비레포트 결과레포트2025.01.291. 영전위 검출 회로 그림 1-1의 영전위 검출 회로에서 (-) 반주기 전압이 출력되려면 회로를 수정하여 +5V에 연결된 50k옴 저항을 -5V에 연결하거나, +와 -단자를 반대로 연결하면 된다. 2. 윈도우 비교기 회로 그림 2의 윈도우 비교기 회로에서 입력 전압이 -0.1~0.1V일 때 출력 전압이 High가 되도록 하려면 위쪽 비교기와 아래쪽 비교기에 모두 전압분배로 0.1V가 걸리도록 저항을 바꿔주면 된다. 또는 저항을 49k, 1k옴으로 설정하여 비교기에 걸리는 전압을 조절할 수 있다. 3. 슈미트 트리거 회로 그림 3의...2025.01.29
-
RLC 교류 회로 레포트2025.05.011. R-C 회로 실험1에서는 R-C 회로를 구성하고 전압과 전류를 측정하여 위상자 도표를 그리고 실험값과 이론값을 비교하였습니다. 저항과 축전기에 걸리는 전압, 회로에 흐르는 전류 등을 측정하고 이론값을 계산하여 위상각을 비교하였습니다. 2. R-L 회로 실험2에서는 R-L 회로를 구성하고 전압과 전류를 측정하여 위상자 도표를 그리고 실험값과 이론값을 비교하였습니다. 저항과 코일에 걸리는 전압, 회로에 흐르는 전류 등을 측정하고 이론값을 계산하여 위상각을 비교하였습니다. 3. R-L-C 회로 실험3에서는 R-L-C 회로를 구성하고...2025.05.01
-
[부산대 이학전자실험] 6. Op amp-32025.01.021. 비교기 회로 비교기 회로는 전압을 비교하는 데 적합하다. 입력전압이 다른 입력단자의 기준전압을 초과하면 출력 측이 자신의 상태를 정해진 한계 값으로 변경하도록 되어 있다. 똑같은 크기의 전압일 경우 출력은 0이다. 비교기에서 전압증폭도는 낮지만 반응시간이 빠르다. 2. 다이오드 다이오드는 전류를 한쪽으로만 흐르게 하는 정류작용을 하는 전자 부품이다. 순방향 바이어스 시 전류가 잘 흐르지만 역방향 바이어스 시 전류가 흐르지 않는다. 이러한 정류 특성으로 교류를 직류로 변환하는 데 사용된다. 3. 발광 다이오드 발광 다이오드는 P...2025.01.02
-
RC,RL회로 시정수 & RLC 직렬회로 과도특성 결과보고서2025.01.121. RC회로 시정수 RC회로에서 입력 구형파를 채널 1에 연결하고 커패시터의 출력파형을 채널 2에 연결하여 비교한 결과, 커패시터 값을 변화시키면서 시정수 값을 실험값과 이론값을 비교하였다. 실험값과 이론값의 오차가 없었다. 2. RL회로 시정수 RL회로에서 입력 구형파와 인덕터의 전압 변화에 따른 출력파형을 비교하였다. 디지털 멀티미터로 인덕터에 흐르는 전류를 측정한 결과 1.37mA였다. 3. RLC 직렬회로 과도특성 RLC 직렬회로에서 입력 구형파와 각각의 저항, 인덕터, 커패시터의 출력 파형을 비교하였다. 저항의 출력 파형...2025.01.12
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)2025.05.101. Thevenin 등가회로 설계 Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본 실습에서는 총 세 가지 비교를 한다. (1)첫째는 책에 나온 브리지회로와 실제 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이는 2....2025.05.10
-
10주차 결과보고서 RC, RL 및 RLC 회로의 과도상태와 정상상태 실험 보고서2025.05.031. RC 회로 RC 회로에서 저항과 커패시터의 값을 이용하여 시상수를 계산하고, 오실로스코프를 통해 측정한 시상수 값과 비교하였다. 또한 저항과 커패시터를 변경하여 전압 변화 시간 간격의 변화를 관찰하였다. 2. RL 회로 RL 회로에서 계산한 시상수 값과 오실로스코프로 측정한 시상수 값을 비교하였다. 또한 인덕터가 에너지를 자기장 형태로 저장하는 방식에 대해 설명하였다. 3. RLC 회로 RLC 회로에서 계산한 공진주파수와 측정한 공진주파수를 비교하였다. 또한 부족감쇄, 임계감쇄, 과감쇄 등의 개념을 설명하였다. 1. RC 회로...2025.05.03