총 474개
-
중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서2025.01.041. 전가산기 회로 설계 이번 실험실습에서는 입력 조합에 따라 출력이 결정되는 조합 논리 회로를 설계하는 방법을 익히고, 조합 논리 회로의 가산기 회로 중 전가산기 회로를 설계하였습니다. Inverter와 AND/OR gate를 활용하여 전가산기를 설계하였고, 전가산기의 진리표와 일치하게 동작하였습니다. 또한 XOR gate를 통해 S, AND/OR gate를 통해 Cout을 출력하는 전가산기를 설계하였고, 이 방식이 AND/OR gate를 이용한 전가산기보다 더 적은 수의 gate를 통해 단순하고 효율적으로 설계할 수 있다는 것을...2025.01.04
-
전기및디지털회로실험 실험6 결과보고서2025.01.121. 논리조합회로 설계 실험을 통해 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 익히고, 불필요하게 복잡한 논리함수를 단순화시키는 카르노맵 활용법과 돈케어 조건 다루는 방법을 실습하였다. 또한 조합논리회로 설계의 예로 덧셈기(가산기)의 회로를 구현하여 반가산기와 전가산기의 기본동작을 이해하고 실제 회로설계에 적용하는 능력을 키웠다. 2. 논리회로 설계 및 구현 실험을 통해 주어진 조건을 만족시키는 부울함수를 구하기 위해 카르노맵과 don't care condition을 사용하여 SOM 형태의 부울대수식을 얻고, 이...2025.01.12
-
광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]2024.12.311. 논리조합회로의 설계 이 실험에서는 논리게이트 조합을 통해 복잡한 논리적 함수관계를 구하는 연습을 진행하고, K-map을 응용하여 논리함수를 효율적으로 단순화시키는 방법을 배웁니다. 또한 don't care 조건을 다루고, 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 동작을 이해함으로써 논리회로 조작능력을 기릅니다. 2. 논리회로 설계 및 검증 실험을 통해 다양한 논리회로를 설계하고 구현하여 그 동작을 확인합니다. 예를 들어 4개의 버튼을 이용한 논리회로, 반가산기 및 전가산기 회로 등을 ...2024.12.31
-
아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+2025.01.291. Wien bridge oscillator 설계 및 구현 실험 조원들은 Wien bridge 발진기 회로를 설계하고 구현하였습니다. 회로 구성 시 실제 소자 값의 오차로 인해 예상 주파수와 실제 측정 주파수 간에 차이가 있었지만, 이를 분석하고 증명하는 과정을 거쳤습니다. 또한 다이오드를 추가하여 자동 이득 조정 회로를 구성함으로써 출력 파형의 왜곡을 줄일 수 있었습니다. 2. 출력 파형 특성 분석 실험에서는 gain 값 변화에 따른 출력 파형의 왜곡 현상을 관찰하였습니다. gain 값이 커질수록 파형의 왜곡이 줄어드는 것을 확...2025.01.29
-
아주대학교 A+전자회로실험 실험3 결과보고서2025.05.091. 미분기 회로 실험 1에서는 미분기 회로의 특성을 알아보고, 회로를 구성한 후 측정한 출력 값을 이론, 시뮬레이션 값과 비교하여 입/출력 전압 관계식을 검증하였다. 실험 결과 이론, 시뮬레이션 값과 비교했을 때 오차가 3%~7%정도로 크지 않았으며, 미분기의 입출력 관계식이 V_o = -R_F C dV_i/dt와 같음을 확인할 수 있었다. 또한 미분기가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것도 관찰할 수 있었다. 2. 반전증폭기 실험 결과에서 미분기 회로가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것을 확...2025.05.09
-
맨체스터 라인 코드 베릴로그 구현2025.11.151. 맨체스터 라인 코드 (Manchester Line Code) 맨체스터 라인코드는 디지털 통신에서 사용되는 인코딩 방식으로, 0을 송신할 때는 반주기 동안 0을 보내고 나머지 반주기 동안 1을 보낸다. 1을 송신할 때는 반주기 동안 1을 보내고 나머지 반주기 동안 0을 보낸다. 수신 회로에서는 반주기 동안 0과 나머지 반주기 동안 1을 수신하면 1로 해석하고, 반주기 동안 0과 나머지 반주기 동안 0을 수신하면 1로 해석한다. 초기 리셋 과정에서 동기화를 위해 일부 초기 데이터는 무시되며, 이후 정상적인 송수신이 가능해진다. 2...2025.11.15
-
중첩의 원리 실험 - 다중 기전력 회로의 전류 분석2025.11.151. 중첩의 원리(Superposition Principle) 임의의 회로망에서 둘 이상의 기전력이 존재할 때 전류분포를 중첩의 원리에 의해 이해하고 실험적으로 증명하는 방법. 각 전압원을 단락회로로 대체하여 개별적으로 계산한 전류값들을 합산하면 전체 회로의 전류값과 일치함을 확인. 실험 결과 계산값과 측정값이 0.024%~1.593% 범위의 작은 오차로 중첩의 원리가 성립함을 증명. 2. 키르히호프 전류법칙(KCL, Kirchhoff's Current Law) 회로의 각 노드에서 유입 전류와 유출 전류의 합이 0이 되는 법칙. 실...2025.11.15
-
직류 회로의 옴의 법칙과 키르히호프 법칙 검증2025.11.141. 옴의 법칙 옴의 법칙은 전류의 세기가 두 점 사이의 전위차에 비례하고 저항체에 반비례한다는 법칙입니다. 수식으로는 I = ΔV/R 또는 ΔV = IR로 표현되며, 전압이 회로상의 소자를 가로지르면서 흐를 때 전류는 전압에 직접적으로 비례하면서 변합니다. 저항은 전류의 양을 조절하는 역할을 하며, 많은 도체들에 대해 넓은 범위의 전위차, 전류 및 온도 영역에서 만족됩니다. 2. 저항의 직렬 및 병렬 연결 직렬연결에서는 두 개 이상의 저항소자가 연속적으로 연결되어 각 저항에 동일한 전류가 흐르며, 총 저항값은 각 저항값의 합으로 ...2025.11.14
-
고려대학교 디지털시스템실험 A+ 4주차 결과보고서2025.05.101. 4 bit Adder/Subtractor 구현 및 FPGA 동작 검증 이번 실험에서는 4 bit Adder/Subtractor 회로를 구현하고 FPGA에서 동작을 검증하였습니다. Half-Adder와 Full-Adder 회로를 기반으로 4-bit Ripple Carry Adder와 4-bit Adder/Subtractor 모듈을 구현하였습니다. 다양한 입력 조건에 대해 Cout과 Sum 신호를 확인하여 회로가 정상적으로 동작함을 확인하였습니다. 2. 4 bit*4bit Multiplier 구현 및 FPGA 동작 검증 또한 4 ...2025.05.10
-
연세대 23-2 기초아날로그실험 A+7주차 예비보고서2025.01.131. 정류회로 설계 Transformer 동작 이해하기, Diode 동작 이해하기, Ripple 이해하기 2. Buck-Converter 설계 Switch 동작 이해하기, DC-DC converter 이해하기 3. PSPICE 및 빵판을 이용한 실험을 통한 이론 검증 PSPICE를 통해 Full Wave Rectifier와 Buck Converter 회로를 구현하고 실험을 통해 이론을 검증하였음 1. 정류회로 설계 정류회로 설계는 전력 전자 분야에서 매우 중요한 주제입니다. 정류회로는 교류 전압을 직류 전압으로 변환하는 역할을 하며...2025.01.13
