
총 80개
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 13. 발전기 원리 실험2025.04.291. 코일의 인덕턴스 측정 RL 직렬회로를 구성하고 Function Generator를 이용해 사각파(0 [V] to 1 [V], duty cycle= 50%)를 입력전압으로 인가한 후 오실로스코프를 이용해 time constant τ를 측정하면 코일의 인덕턴스 L을 구할 수 있다. 2. 자석 삽입에 따른 발생전압 극성 변화 자석을 넣을 때와 뺄 때, 코일을 뒤집어서 넣을 때와 뺄 때 발생전압의 극성이 반대가 될 것이다. 이는 Faraday's Law에 따라 코일(폐회로)를 통과하는 총 자속의 방향이 달라지기 때문이다. 3. 자속 ...2025.04.29
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 13. 발전기 원리 실험2025.04.291. 코일의 인덕턴스 측정 RL 직렬 회로의 time constant를 이용하여 코일의 인덕턴스를 측정하였다. 최대 전압이 6.6 [㎲]에서 704 [mV]로 측정되었고, 최댓값의 0.368배가 걸리는 지점은 18 [㎲]에서 256[mV]로 측정되었다. 이를 이용해 인덕턴스를 계산하면 L = R * τ = 10.1 [㏀] * 11.4 [㎲] = 0.115 [mH]이다. 2. 자석 움직임에 따른 전압 파형 관측 자석을 코일에 넣을 때와 뺄 때 자속의 변화율이 반대가 되어 전압 파형이 반대로 나타나는 것을 확인하였다. 코일과 자석을 뒤...2025.04.29
-
전자공학실험 22장 연산 증폭기 특성 A+ 결과보고서2025.01.151. 연산 증폭기의 특성 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 입력-출력 스윙 측정 공통 모드 입력 전압의 크기를 2.5V, 주파수를 10kHz로 고정하고 입력 전압의 크기를 10~40mV로 변...2025.01.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 연산 증폭기(op-amp)는 두 입력 단자 간의 전압 차이를 증폭하여 출력으로 전달하는 고이득 전압 증폭기이다. 이 연산 증폭기는 다양한 회로 구성에 따라 반전 증폭기, 비반전 증폭기, 차동 증폭기 등으로 활용될 수 있으며, 각 회로는 저항 및 피드백 요소를 추가하여 원하는 특성에 맞게 출력 전압을 조정할 수 있다. 2. 공통 모드 전압 범위 연산 증폭기의 입력 공통 모드 전압 범위를 측정하여 표 22-1에 기록하였다. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 ...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
-
실험 22_연산 증폭기 특성 예비보고서2025.04.281. 연산 증폭기의 특성 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이득과 대역폭 연산 증폭기를 이용해서 피드백 회로를 구성하면 이득과 대역폭 사이에는 상충 관계가 성립한다. 연산 증폭기 자체의 3dB주파수를 f_1 이라고 할 때, 피드백 회로를 구성하면 (1+R_2/(R_1+R_2)A_0)f_1으로 3dB 주파...2025.04.28
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
신경세포와 흥분 전달2025.05.151. 신경계 신경계는 신체 전역에 분포된 일종의 위성정보망으로 신체 안팎의 변화를 조정하고 통합하는 계통이다. 신경계는 감각정보의 유입, 통합, 운동정보의 유출 이렇게 세 가지 기능이 있다. 중추신경계와 말초신경계로 나뉘며, 중추신경계는 뇌와 척수로 구성되고 말초신경계는 뇌신경과 척수신경으로 구성된다. 2. 뉴런 뉴런은 신경계의 형태적, 기능적 최소단위로 세포체, 축삭, 수상돌기로 이루어져 있다. 뉴런은 구조적으로 다극뉴런, 양극뉴런, 단극뉴런으로 분류되며 기능적으로 감각뉴런, 중간뉴런, 운동뉴런으로 분류된다. 뉴런은 손상되면 재생...2025.05.15
-
[전자회로실험] 연산증폭기의 비이상적 특성 결과보고서2025.04.261. 옵셋 전압 실험 결과 입력 옵셋 전압이 매우 작기 때문에 출력 옵셋 전압에 1000을 나누는 식으로 입력 옵셋 전압을 구했다. 출력 옵셋 전압을 측정할 때도 값이 큰 폭으로 널뛰어서 측정에 많은 주의를 기울여야 했다. 직접 측정한 출력 옵셋 전압에 1000을 나눈 값은 각각 –1.867mV와 –1.787mV로, opamp 제작사에서 배포한 입력 오프셋 전압인 0~6mV 범위 안에 포함된다. 2. 입력 바이어스 및 옵셋 전류 입력 전류는 저항을 크게 설정해도 직접 측정하기 어려울 정도로 작아서, 출력 전압에 저항 값 200k Ω...2025.04.26