총 10개
-
디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 12025.05.161. NE555 타이머 IC NE555는 타이머, 지연, 펄스 생성 및 발진 역할을 하는 IC칩입니다. 내부 회로는 전압 분배기, 임계값 비교기, 트리거 비교기, 플립플롭, 출력, 방전 회로로 구성되어 있습니다. NE555는 불안정 모드(발진기), 단안정 모드, 쌍안정 모드 등 다양한 모드로 동작할 수 있습니다. 2. NE555 불안정 모드(발진 회로) NE555의 불안정 모드는 전압이 R1, R2를 통해 커패시터 C로 들어오면서 C가 충전되고, 2핀(TRIG)과 6핀(THR)의 비교기 출력이 RS 플립플롭의 R, S에 들어가 출력...2025.05.16
-
디지털회로실험: 555 타이머 멀티바이브레이터2025.11.151. 단안정 멀티바이브레이터(Monostable Multivibrator) 555 타이머를 이용한 단안정 멀티바이브레이터는 외부 트리거 신호에 의해 단일 출력 펄스를 생성하는 회로이다. 부(-)트리거 신호 입력 시 하단 비교기 출력이 high가 되어 플립플롭의 출력 Q는 low, bar Q는 high가 된다. 콘덴서가 충전되면서 Vc가 2/3 Vcc를 초과하면 상단 비교기 출력이 high가 되어 Q는 high, bar Q는 low가 되고 콘덴서가 방전된다. 펄스 폭은 저항과 커패시터에 의해 결정되며, 커패시터 용량이 클수록 펄스 폭...2025.11.15
-
555타이머 IC를 이용한 비안정 발진회로 실험2025.11.141. 555타이머 IC 비안정 발진회로 NE555 타이머 IC를 이용하여 비안정 발진회로를 구성하는 실험입니다. 비안정 발진회로는 안정적인 상태가 없으며 외부 트리거 없이도 두 상태 사이를 지속적으로 사이클합니다. 출력은 구형파 형태이며 LOW와 HIGH 신호를 반복적으로 출력합니다. 주파수는 f=1.44/((RA+2RB)C1) 식으로 계산되며, 저항과 커패시터 값의 변화에 따라 주파수와 듀티사이클이 변합니다. 2. 주파수 및 듀티사이클 측정 오실로스코프의 Measure 기능을 이용하여 발진회로의 주파수와 듀티사이클을 측정합니다. ...2025.11.14
-
RLC 회로의 과도응답 및 정상상태응답 예비보고서 (보고서 점수 만점/A+)2025.04.251. RLC 직렬 회로의 과도 응답 및 정상 상태 응답 이 보고서는 RLC 직렬 회로의 과도 응답과 정상 상태 응답에 대해 다룹니다. 주요 내용은 다음과 같습니다: 1. RLC 직렬 회로에서 R=500Ω, L=10mH, C=0.01μF인 경우 ωo와 ωd를 계산합니다. 2. 위 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리는 전압 파형을 시뮬레이션하여 제출합니다. 3. R=4kΩ인 RLC 직렬 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리...2025.04.25
-
중앙대학교 아날로그및디지털회로 예비보고서22025.01.201. PWM 제어 회로 설계 PWM 제어 회로는 오차증폭기, 비교기, 구동회로로 구성되어 있습니다. 오차 증폭기 단에서 기준전압과 출력전압의 오차를 증폭시켜 준 후, 비교기 단에서 톱니파와 비교하여 오차에 상응하는 구형파를 생성합니다. 출력 전압의 오차에 따라 펄스폭을 줄이거나 늘리면서 스위치를 제어합니다. UC3845 IC를 사용하여 0V~10V의 PWM 제어 회로를 설계할 수 있습니다. 2. Buck Converter 회로 설계 Buck Converter 회로에서 스위치 Q가 ON일 때 인덕터 전압은 Vi-Vo이고, OFF일 때...2025.01.20
-
직류 공급전압 Vs 400 V 부하저항 R 402025.05.071. 강압형 컨버터 설계 주어진 설계 조건에 따라 강압형 컨버터를 설계하고 시뮬레이션을 수행하였습니다. 직류 공급전압 Vs = 400 V, 부하저항 R = 40 Ω, 듀티비 D = 0.4, 인덕터 L = 0.5 mH, 커패시터 C = 1 uF의 값을 사용하였습니다. 스위칭 주파수 fs를 계산한 결과 40 kHz가 되어야 인덕터가 연속전류모드(CCM)에서 동작하며, 맥동 전압 ΔV0는 3 V로 나타났습니다. PSIM 시뮬레이션을 통해 설계 조건을 만족하였음을 확인하고, 각 부 파형(공급전압, 출력전압, 인덕터 전압 및 전류, 커패시터...2025.05.07
-
[전자공학실험2] 발진기와 타이머2025.04.271. 발진기의 발진 원리 실험을 통해 발진기의 발진 원리를 이해하고, 윈-브리지 발진기를 구현하였다. 이득 변화에 따른 발진 조건의 변화를 근 궤적도 상에서 관찰하였다. 2. 윈-브리지 발진기와 리미터 리미터를 윈-브리지 발진기에 추가하여 리미터의 동작을 이해하였다. 리미터가 추가되면 출력 파형이 clamping되지 않고 유지되는 것을 확인하였다. 3. 타이머 555를 이용한 발진기 타이머 555를 이용하여 발진기를 구성하고, 내부의 플립플롭의 동작으로부터 출력 펄스파의 발진 주기를 계산하였다. 1. 발진기의 발진 원리 발진기의 발...2025.04.27
-
아주대학교 A+전자회로실험 실험4 예비보고서2025.05.091. 정궤환 회로 실험 목적은 연산 증폭기를 사용하여 정궤환 회로를 구성하고, 슈미트 트리거(Schmitt trigger) 회로, 사각파 발생 회로의 구성과 역할에 대해 알아보는 것입니다. 회로를 구성하여 각 경우에 대한 V_TL, V_TH, +V_sat, -V_sat을 측정하여 이들이 의미하는 바를 알아보고, 이론에서 배운 내용을 실험을 통해 증명하는 것이 목표입니다. 2. 슈미트 트리거 회로 슈미트 트리거 회로는 일반적인 소자(V_ILmax, V_IHmin)와 다르게 V_TL, V_TH라는 threshold가 있습니다. 출력이 ...2025.05.09
-
중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 직렬회로의 공진주파수 및 진동주파수 계산 RLC 직렬회로에서 공진주파수(ωo)와 진동주파수(ωd)를 계산하는 방법을 설명하였습니다. R = 500 Ω, L = 10 mH, C = 0.01 μF인 경우 ωo = 15915 Hz, ωd = 15914 Hz로 계산되었습니다. 2. RLC 회로의 과도응답 시뮬레이션 RLC 직렬회로에 0 ~ 1 V, 1 kHz, 듀티 사이클 50%의 사각파 입력을 인가했을 때의 과도응답을 PSpice 시뮬레이션으로 확인하였습니다. 부족감쇠(under-damped) 응답이 나타났습니다. 3. RL...2025.04.29
-
환자 모니터2025.05.011. HR (Heart rate, 맥박) EKG (Electrocardiogram, 심전도) Electrode (전극) 부착: 우상 – 좌상 – 좌하 (빨노초 / 흰검빨) (모니터상 리듬이 이상하게 보일 때 우선 electrode 확인해보기 대부분 떨어져 있거나 땀으로 인한 습기로 완전히 부착되어있지 않을 수 있고, 탈착을 자주하면 부착력이 떨어져서 새로 부착해보도록 함, 부착 시에는 건조한 피부상태로 부착하기) 2. NIBP (Non invasive blood pressure, 비침습적 혈압) Systolic(SBP, 수축기혈압)...2025.05.01
