
총 121개
-
전기전자공학 저항기 색코드와 저항값 측정 레포트2025.05.041. 아날로그 VOM 사용 아날로그 테스트기의 저항 눈금은 저항값과 반비례 관계로 존재하기 때문에 0의 근처에서는 눈금 1개의 폭이 넓고, 무한대 근처에서는 비교적 폭이 촘촘하다. 눈금이 0에서 멀어질수록 정밀도가 낮으며, 눈금이 0에 가깝게 읽을수록 정밀도가 높아 정확한 값을 얻을 수 있다. 따라서 저항계의 눈금을 0 근처에서 읽은 값이 무한대 근처에서 읽은 값보다 오차율이 적기 때문에 더 신뢰성이 있다고 할 수 있다. 2. 단락 회로와 유사한 효과 단락 회로란 회로 소자를 통하여 흐르는 전류에 관계없이 소자 양단의 전압값이 항상...2025.05.04
-
기초전기공학실험1_실습6장_후반_결과레포트2025.05.061. 전압-분배 회로 전압-분배 회로에서 발견되는 회로 전류와 전압을 계산하고, 공통 접지를 가지는 전압-분배 회로에서 발견되는 전압의 극성을 결정하며, 양쪽 모두 접지에 양이고 음인 전압을 보여주는 전압 분배 회로를 알아냈습니다. 2. 직렬 및 병렬 회로 직렬 및 병렬 회로를 다시 그리고 간략화하였으며, 직렬 및 병렬 회로의 총 저항에 대한 방정식을 작성하고, 어느 저항이 총 저항에 가장 큰 영향을 주는지를 결정하였습니다. 3. 단락 및 개방 회로 단락 회로에 의하여 일어나는 회로전류와 전압강하의 변화를 결정하고, 개방 회로에 의...2025.05.06
-
thevenin의 정리 실험하기2025.05.091. Thevenin의 정리 Thevenin의 정리에서 Thevenin 등가전압을 구하는 방법은 open-circuit voltage Voc를 구하는 것이다. Voc는 노드 해석법 또는 메쉬 해석법을 사용하여 구할 수 있으며, Voc는 Thevenin 등가전압 Vth와 같다. Thevenin 등가저항 Rth는 두 가지 방법으로 구할 수 있다. 첫째, 모든 독립전원의 영향을 제거했을 때 노드 a와 노드 b에서 바라본 입력 저항이 Rth이다. 둘째, 노드 a와 노드 b를 단락시키고 그 사이를 지나는 단락 전류 I(short-circui...2025.05.09
-
고압 변압기 공장 검수 보고서2025.05.081. 고압 변압기 공장 검수 고압 변압기 공장 검수 보고서에는 변압기 제작 현황, 납기 예정, 프로젝트 중단에 따른 보전 조치 계획, 다양한 FAT(공장 수락 시험) 검수 항목 및 결과 등이 포함되어 있습니다. FAT 검수 항목에는 낙뢰 충격 시험, 상용 주파수 내전압 시험, 권선-대지 및 권선간 커패시턴스 및 유전 손실률 측정, 교류 내전압 시험, 유도 내전압 및 부분방전 시험, 전압비 및 위상차 측정, CT(전류 변성기) 특성 확인, 단락 임피던스 및 부하 손실 측정, OLTC(온부하 탭 절환기) 동작 시험, 보조회로 절연 및 ...2025.05.08
-
기초회로실험 테브닌노턴정리실험 예비보고서2025.04.291. Thevenin 정리 Thevenin 정리는 모든 선형회로망은 한 개의 등가전압원 V(TH)와 한 개의 등가저항 R(TH)의 직렬 연결로 대치할 수 있다는 내용이다. 등가저항과 등가전압을 계산하는 공식을 제공하고 있으며, 부하단자 R(L)에 흐르는 전류를 구하는 공식도 설명하고 있다. 2. Norton 정리 Norton 정리는 회로망을 임의의 두 단자를 기준으로 관찰할 때 등가전류 전원과 한 개의 등가저항을 병렬로 연결된 등가회로로 바꾸어 놓을 수 있다는 내용이다. 등가전류전원 I(N)과 등가저항 R(TN)을 계산하는 공식을 ...2025.04.29
-
[기초전자실험 with pspice] 09 노턴의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리는 '전원이 포함된 회로망은 하나의 등가전류원 및 병렬로 연결된 등가저항으로 바꿀 수 있다'로 정의됩니다. 이렇게 만들어진 회로를 노턴 등가회로라 합니다. 노턴 등가회로는 전류원과 저항을 병렬로 연결되게 만드는데, 이는 전류분배법칙은 병렬연결에서 사용되기 때문에 병렬로 등가회로를 만들면 전류분배공식으로 외부에 연결되는 저항에 흐르는 전류의 크기를 구할 수 있기 때문입니다. 2. 노턴 등가회로 구하는 과정 노턴 등가회로를 구하는 과정은 다음과 같습니다: (1) 부하저항을 제거하고, 단락된 단자 a와 b를 ...2025.04.28
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 4. Thevenin등가회로 설계2025.04.291. 브리지 회로 브리지 회로에서 R1에 걸리는 전압과 R2에 흐르는 전류를 nodal analysis를 통해 구하였다. R1에 걸리는 전압은 약 5V이고, R2에 흐르는 전류는 약 1A이다. 2. Thevenin 등가회로 설계 부하를 제거하고 전압원을 단락시켜 Thevenin 등가저항 Rth를 구하였다. 그리고 부하를 제거한 상태에서 양단의 전압을 측정하여 Thevenin 등가전압 Vth를 구하였다. 이를 통해 Thevenin 등가회로를 설계하였다. 3. Thevenin 등가회로 실험 Thevenin 등가저항 Rth를 측정하기 위...2025.04.29
-
기초 회로 실험 제 26장 노튼의 정리(예비레포트)2025.01.211. 노튼의 정리 노튼의 정리는 2단자의 회로망을 정전류원과 전류원 저항의 값을 병렬로 변환할 수 있다는 정리이다. 가장 대표적인 예시는 그림 26-1(a)를 노튼 등가회로로 26-1(b)를 나타낸 것이다. 이때 노튼 전류는 부하 저항과 에 의해 분배가 된다. 노튼의 전류와 저항을 구하는 방법은 다음과 같다. 정전류 같은 경우에는 특정 회로가 있을 때 부하 저항을 단락 시켰을 때 양 단자 AB 사이에 흐르는 전류가 노튼의 전류인 이다. 저항 같은 경우에는 테브닌 등가 저항을 구하는 방법과 같이 부하를 개방하고 전압원을 단락 시켰을 ...2025.01.21
-
연산 증폭기와 그 응용2025.05.011. 이상적인 연산 증폭기 이상적인 연산 증폭기를 가정했을 때, 전류 측면에서는 연산증폭기 내부 저항이 무한대이므로 흘러들어가는 전류가 없다. 전압 측면에서는 offset 전압이 0이 되어 두 입력 단자의 전압이 동일하다. 따라서 출력은 V0=A(v1-v2)로 표현되며, 증폭률 A가 무한대이므로 v1=v2가 된다. 2. 가상 단락과 가상 접지 가상 단락은 두 입력 단자 사이의 전압이 0에 가까워 단락된 것처럼 보이지만, 실제로는 두 단자의 전류가 0인 특성을 말한다. 가상 접지는 반전 증폭기 구성에서 + 입력 단자가 접지와 연결되어...2025.05.01
-
norton의 정리 실험하기2025.05.091. Norton의 정리 Norton의 정리란, 2단자 선형 회로망을 Norton 등가전류와 Norton 등가저항을 이용하여 등가화할 수 있고, Norton 등가전류와 Norton 등가저항이 병렬로 연결된 간단한 등가회로로 변환할 수 있음을 의미한다. Norton 등가전류(In) 계산은 2단자 회로망에 연결된 외부 저항을 단락하여 그 부분의 전류를 계산하고, Norton 등가저항(Rn) 구하기는 2단자 회로망에 연결된 외부 저항을 제거하고 포함된 전압원을 단락, 전류원을 개방하여 2단자에서의 구동 임피던스를 계산한다. 2. Nort...2025.05.09