총 17개
-
중첩의 원리와 테브난/노턴 정리 예비보고서2025.01.131. 중첩의 원리 중첩의 원리란 다중 전원이 있는 선형 회로 소자만으로 구성된 선형 회로망에서 모든 전원이 동시에 인가 될 경우 회로망에서의 전류 및 전압의 반응은 각 전원이 개별적으로 작용할 경우의 반응의 합과 같다는 것이다. 중첩의 원리를 사용하면 다중 전원을 가진 선형 회로에서 쉽게 전압 및 전류를 구할 수 있다. 2. 테브난 정리 테브난 등가 회로는 전원을 포함한 선형 회로를 하나의 비종속 전압 전원과 이와 직렬로 연결된 하나의 저항으로 구성된 회로로 표현한 것이다. 테브난 등가 회로로 표현하기 위해서는 내부에 비종속 전원이...2025.01.13
-
노턴 정리 기초실험 예비보고서2025.11.121. 노턴 정리(Norton's Theorem) 노턴 정리는 전기회로 이론의 기본 정리로, 복잡한 선형 회로를 간단한 등가회로로 변환하는 방법입니다. 임의의 선형 회로는 노턴 등가 전류원과 노턴 등가 임피던스로 구성된 간단한 회로로 표현될 수 있습니다. 이는 회로 분석을 단순화하고 특정 부하에 대한 회로의 동작을 쉽게 파악할 수 있게 해줍니다. 2. 등가회로 변환 복잡한 전기회로를 분석하기 위해 노턴 정리를 적용하여 등가회로로 변환하는 과정입니다. 원래 회로의 특성을 유지하면서 더 간단한 형태로 표현하여 계산과 분석을 용이하게 합니...2025.11.12
-
테브닌과 노턴의 정리를 이용한 회로 등가화 실험2025.11.121. 테브닌의 정리 테브닌의 정리는 선형 회로를 Network A와 Network B로 나누어 Network B를 간단한 등가회로로 변환하는 방법이다. 등가회로는 하나의 독립 전압원과 하나의 저항의 직렬 연결로 구성된다. 구성 방법은 개방전압(Voc)을 구하고, 전원을 제거한 후 등가저항(Rth)을 구하여 이를 직렬로 접속한다. 이를 통해 Network B의 모든 전류, 전압, 전력은 원래대로 유지된다. 2. 노턴의 정리 노턴의 정리는 선형 회로를 Network A와 Network B로 나누어 Network B를 간단한 등가회로로 ...2025.11.12
-
전기전자개론 실험보고서 - 회로망정리(중첩, 데브닌, 노턴)2025.05.041. 중첩의 정리 중첩의 정리는 전류원이나 전압원에 관계없이 1개 이상의 전원을 가진 회로에서 어떤 요소의 전압 전류는 각각의 전원이 작용할 때의 전압 전류의 대수 합과 같다는 것을 설명합니다. 이를 통해 복잡한 회로를 간단한 등가회로로 변환할 수 있습니다. 2. 데브닌 정리 데브닌 정리는 임의의 선형 2단자 회로망을 데브닌 전압원 VTH와 내부저항 RTH의 직렬 연결된 등가회로로 대체할 수 있다는 것을 설명합니다. VTH와 RTH를 구하는 방법이 제시되어 있습니다. 3. 노턴의 정리 노턴의 정리는 임의의 선형 2단자 회로망을 하나...2025.05.04
-
테브닌 & 노턴 정리 실험 결과보고서2025.11.121. 테브닌 정리(Thevenin Theorem) 테브닌 정리는 모든 선형회로망을 한 개의 등가전압원과 한 개의 등가저항의 직렬 연결로 대치할 수 있다는 정리이다. 실험에서는 단일 전압원 회로(R1=3kΩ, R2=470Ω, R3=240Ω, R4=1.2kΩ, V=12V)를 구성하여 부하저항 변화에 따른 전압과 전류를 측정하고, 테브닌 등가전압(0.776V)과 등가저항(1.424kΩ)을 구하여 원래 회로와 등가회로의 측정값을 비교함으로써 정리를 확인했다. 2. 노턴 정리(Norton Theorem) 노턴 정리는 임의의 두 단자를 기준으...2025.11.12
-
[기초전자실험 with pspice] 09 노턴의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리는 '전원이 포함된 회로망은 하나의 등가전류원 및 병렬로 연결된 등가저항으로 바꿀 수 있다'로 정의됩니다. 이렇게 만들어진 회로를 노턴 등가회로라 합니다. 노턴 등가회로는 전류원과 저항을 병렬로 연결되게 만드는데, 이는 전류분배법칙은 병렬연결에서 사용되기 때문에 병렬로 등가회로를 만들면 전류분배공식으로 외부에 연결되는 저항에 흐르는 전류의 크기를 구할 수 있기 때문입니다. 2. 노턴 등가회로 구하는 과정 노턴 등가회로를 구하는 과정은 다음과 같습니다: (1) 부하저항을 제거하고, 단락된 단자 a와 b를 ...2025.04.28
-
[기초전자실험 with pspice] 09 노턴의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리 - 결과보고서 실험 시 사용했던 장비 & 부품파워 서플라이멀티미터브레드보드고정 저항 x4 [300Ωx2, 150Ω, 330Ω] 실험 결과 & 사진기본 회로 실험이론값노턴 등가회로 실험[V][mA][V][][V][mA]3.12059.613.13002.92389.11 결론(실험 결과에 대한 설명)기본 회로에서 부하저항에 걸린 전압 과 노턴 등가회로의 의 값이 비슷하다. 또한, 기본 회로에서 부하저항에 흐르는 전류 과 노턴 등가회로의 이 약간의 오차가 있지만 유사하다. 이는 등가회로의 등가성이 성립되기 때...2025.04.28
-
기초전기공학실험1_실습 8 & 9 & 10장_결과레포트2025.05.061. 아날로그 전류계 설계 실습 8-1의 목적은 기본적인 다르송발(D' Arsonval) 미터기 가동체의 내부저항을 결정하고, 이 미터기 가동체로부터 전류계 회로를 설계하며, 이 전류계를 실제 전류계 측정을 위해 사용하는 것입니다. 실험 결과 및 고찰에서는 전류계의 접속 방법, 전류계 회로 설계, 전류계의 정확도 등을 다루었습니다. 2. 아날로그 저항계 설계 실습 8-3의 목적은 기본적인 D'Arsonval 가동체의 내부저항을 결정하고, 이 미터기 가동체로부터 저항계를 설계하며, 이 전압계를 실제 저항 측정을 위해 사용하는 것입니다...2025.05.06
-
전기회로1 4장 요약정리 및 문제풀이2025.11.151. 선형성(Linearity) 선형성은 원인과 결과 사이의 선형관계를 나타내는 소자의 성질이며, 비례성과 가산성의 결합이다. 비례성은 전류가 K배 증가하면 전압도 동일하게 K배 증가하는 성질이고, 가산성은 어떤 입력들의 합에 대한 응답이 각각 분리된 입력들에 대한 응답의 합이 되어야 함을 의미한다. 2. 중첩의 원리(Superposition Principle) 중첩의 원리란 선형회로의 소자 양단에 걸리는 전압 또는 소자를 통해 흐르는 전류가 각각의 독립전원에 의해 소자에 걸리는 전압 또는 전류의 대수합과 같음을 의미한다. 적용 단...2025.11.15
-
[2024-1학기 국민대학교 자동차융합실험] 전기전자 회로 이론 및 센서 설계 실험(A+)2025.01.291. 키르히호프의 법칙 회로 실험 전압분배법칙과 옴의 법칙을 사용하여 이론치 전압과 전류를 구했다. 키르히호프 제1법칙(KCL)과 제2법칙(KVL)이 이론치에서는 모두 성립했지만, 측정치에서는 오차를 보였다. 오차 원인으로는 저항 자체의 오차율, 회로 전선의 저항, 디지털 멀티미터의 불완전한 성능, 환경적 요인 등이 있었다. 비록 오차율이 크게 나왔지만 근사적으로 KCL과 KVL이 성립함을 확인할 수 있었다. 2. 테브난-노턴정리 부하저항에 따른 전압과 전류의 이론치와 측정치를 비교하였다. 전압의 오차율은 1% 이내였지만, 전류와 ...2025.01.29
