총 15개
-
디지털 신호와 아날로그 신호의 차이점에 대해 설명2025.01.171. 디지털 신호 디지털 신호는 이산적인 값을 가지는 신호로, 주로 0과 1의 이진수로 표현된다. 이러한 신호는 일정한 시간 간격으로 측정된 데이터를 기반으로 하며, 디지털 시스템 내에서 정보 처리가 이루어진다. 디지털 신호의 장점은 노이즈에 강하여 원래 신호를 정확하게 복원할 수 있는 노이즈 저항성, 데이터 압축을 통한 효율적인 데이터 관리, 다양한 디지털 장치를 통한 유연한 신호 처리 및 변환, 손상된 신호의 정확한 재생성, 암호화를 통한 보안 강화, 다양한 데이터 형태의 통합 전송 및 소프트웨어 업데이트를 통한 시스템 업그레이...2025.01.17
-
슈미트 트리거 회로 특성 분석 및 정궤환 회로 실험2025.11.131. 슈미트 트리거 회로 연산증폭기를 사용한 정궤환 회로로 구성된 슈미트 트리거는 히스테리시스 특성을 가지는 비선형 회로이다. 입력 전압이 상한 임계값(V_TH)을 넘으면 출력이 +V_sat으로 스위칭하고, 하한 임계값(V_TL)을 넘으면 -V_sat으로 스위칭한다. 이러한 히스테리시스 특성으로 인해 노이즈가 포함된 입력 신호에서도 출력의 안정성을 보장할 수 있다. 저항값을 조절하여 히스테리시스 간격을 제어할 수 있으며, V_TH와 V_TL은 저항값에 비례한다. 2. 연산증폭기의 출력 스윙 범위 실제 OP-AMP 소자의 출력 스윙 ...2025.11.13
-
연산 증폭기 실험 결과보고서2025.11.161. 연산 증폭기 (Operational Amplifier) 741 op amp를 사용하여 기본 회로를 구성하고 입력 전압에 따른 출력을 측정했다. -5V부터 5V까지의 입력에 대해 실제 입력값과 출력값을 기록하였으며, 저항값을 변경하여 실험을 반복했다. 입력과 출력의 관계를 그래프로 표현하고 증폭률(gain)을 계산하여 이론값과 비교 분석했다. 반전 입력에 입력을 가했을 때 측정 전압의 부호가 바뀌는 것을 확인했다. 2. 합산 증폭기 (Summing Amplifier) 741 op amp를 사용하여 두 개의 입력 회로를 구성했다....2025.11.16
-
연산 증폭기(Op Amp) 실험 결과 보고서2025.11.161. 연산 증폭기(Operational Amplifier, Op Amp) 741 op amp의 기본 회로를 구성하여 입력과 출력의 관계를 확인하는 실험. 비반전 입력 구성에서 증폭률은 -Rf/Ri로 나타나며, Rf와 Ri가 5kΩ일 때 증폭률은 -1, Rf가 10kΩ일 때는 -2가 됨을 확인. 이론적 예측값과 실제 측정값이 일치함을 검증하였고, 음수 부호는 궤환 회로가 비반전 입력에 연결되어 있기 때문임을 파악. 2. 합산 증폭기(Summing Amplifier) 두 개의 입력 신호 A, B를 받아 출력이 -Rf/Ri로 증폭된 두 ...2025.11.16
-
아주대학교 기초전기실험 A+ 결과보고서 Ch. 15 (AC)2025.05.031. 고역통과 R-C 필터 이 실험은 커패시터와 저항을 직렬로 연결하여 고역통과 필터를 구성하고, 고주파 전압이 들어올 때만 높은 전압이 출력되도록 하는 실험입니다. 커패시터의 특성상 DC 전압이 들어오면 충전 후 개방 상태가 되고, 전압이 낮을 때는 커패시터가 유사하게 높은 전압을 가지므로 저항에 낮은 전압만 인가됩니다. 따라서 전압이 높을 때만 커패시터에 낮은 전압이 인가되고 저항에 높은 전압이 인가됩니다. 2. 차단주파수 계산 실험에서 계산된 차단주파수 f_c는 1607.63Hz이며, 그래프에서 확인한 값은 1.7kHz, 위상...2025.05.03
-
공통 이미터 증폭기 설계 및 실험2025.11.171. 공통 이미터(Common-Emitter, CE) 트랜지스터 증폭기 이미터가 신호 접지에 있는 증폭기로, 입력 포트는 베이스와 이미터 사이, 출력 포트는 컬렉터와 이미터 사이에 위치한다. 중간 정도의 입력 저항, 큰 전압 이득, 큰 전류 이득, 큰 출력 저항을 특징으로 하며 다단 증폭기의 중간 증폭단으로 주로 사용된다. 부하 저항 증가 시 증폭도가 증가하고, 바이어스 저항 변화에 따라 트랜지스터의 동작점이 포화 또는 차단 영역으로 이동하여 출력 파형에 왜곡이 발생한다. 2. 회로 설계 및 부품 선정 공통 이미터 회로 설계에서 트...2025.11.17
-
스트레인게이지 실험 결과 보고서2025.11.151. 스트레인게이지의 원리 및 구조 스트레인게이지는 가해지는 힘에 따라 저항이 변하는 센서로, 힘, 압력, 인장, 무게 등을 전기 저항의 변화로 전환하여 측정한다. 포일형 스트레인게이지는 측정 그리드가 변형량을 감지하는 부분으로, 금속 표면에 접착제로 부착된다. 게이지 인수(gauge factor)는 스트레인게이지의 민감도를 의미하며, 포아송 효과와 스트레인에 의한 비저항 변화량에 의해 영향을 받는다. 재료마다 게이지 인수가 다르므로 적절한 값을 사용해야 한다. 2. 휘스톤 브릿지 회로 스트레인게이지를 이용한 변형량 측정에는 휘스톤...2025.11.15
-
중앙대 전기회로설계실습 예비보고서2 (보고서 1등)2025.05.101. 건전지 내부 저항 측정 설계실습 2에서는 건전지의 내부 저항을 측정하는 회로와 절차를 설계하였습니다. 건전지의 내부 저항이 작을수록 좋은 건전지이며, 실습에 사용되는 6V 건전지의 내부 저항은 0~1Ω 사이의 값을 가질 것으로 예상됩니다. 측정 회로는 10Ω 저항과 Pushbutton을 사용하여 전력 소비를 최소화하였습니다. 2. DC 전원 공급기 출력 전압 측정 DC 전원 공급기의 출력 전압을 측정하는 방법에 대해 설명하였습니다. Output 1과 Output 2의 (+)단자 사이의 전압은 측정되지 않거나 0V로 측정될 것입...2025.05.10
-
RLC 수동 필터 실험: High-Pass, Low-Pass, Band-Pass 필터2025.11.161. RC High-Pass 필터 RC 회로를 이용한 고주파 통과 필터로, 특정 주파수 이상의 신호만 통과시킨다. 실험에서 C=100nF일 때 차단 주파수 계산식 fc=1/(2πRC)를 사용하여 R값을 구했다. 전달함수 Vo(s)/Vs(s)=sRC/(1+sRC)로 표현되며, 100㎐-1㎒ 범위에서 보드 플롯을 통해 주파수 응답 특성을 분석했다. 부하 저항 RL=∞일 때와 RL=50Ω일 때의 특성 변화를 비교 검토했다. 2. RL Low-Pass 필터 RL 회로를 이용한 저주파 통과 필터로, 특정 주파수 이하의 신호만 통과시킨다. L...2025.11.16
-
Differential Amp 입력단을 포함한 다단 증폭기 설계 프로젝트2025.01.281. Differential Amp 입력단 Differential Amp 입력단은 두 개의 입력 신호를 받아 그 차이를 증폭하는 회로입니다. 이 회로는 공통 모드 잡음을 제거하고 높은 입력 임피던스를 제공하는 장점이 있습니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 2. 다단 증폭기 설계 다단 증폭기는 여러 개의 증폭 단계를 가진 회로입니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 증폭기...2025.01.28
