
총 416개
-
회로이론및실험1 10장 커패시터 A+ 결과보고서2025.01.131. 커패시터의 특성 실험을 통해 커패시터가 직류 또는 교류 회로에서 전하를 저장하는 역할을 한다는 것을 알 수 있었다. 커패시턴스 또는 전압이 증가하면 커패시터를 이동하는 전하량도 증가한다는 것을 확인했다. 커패시터로 이동하는 전하의 양은 커패시터에 가해진 전압과 커패시턴스 값에 정비례한다. 2. 커패시터의 직렬 연결 커패시터를 직렬회로로 연결했을 때는 회로 내의 모든 소자에 같은 크기의 전류가 흐르므로 한 전압원에 연결한 세 개의 커패시터에 충전된 전하량은 서로 같다. 3. 커패시터의 병렬 연결 커패시터를 병렬회로로 연결했을 때...2025.01.13
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험2025.01.151. 반가산기 반가산기는 2진수 한자리를 덧셈하여서 Carry값과 Sum의 결과를 출력한다. 구조는 출력2개와 입력2개로 구성되어 있으므로 가산기의 기본적인 기능을 수행 가능하다. Sum은 두 Bit를 합한 것을 의미하고, Carry는 상위 비트로 올라갈 때의 자리를 올려주는 수를 의미한다. 반가산기의 진리표를 확인하고, 회로를 구현할 수 있다. 2. 전가산기 전가산기는 반가산기에서 Carry를 입력에 추가하면 전가산기의 구조가 나온다. 각각의 bit와 전의 bit에서 올라오는 Carry의 덧셈 연산이라고 불린다. Cin(Carry...2025.01.15
-
홍익대 디지털논리실험및설계 9주차 예비보고서 A+2025.05.161. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 회로도에서 MR'는 D Flip-flop의 clear와 연결되어 회로를 reset 시킨다. Active-LOW이므로 MR'이 0이 되면 모든 Q값이 0을 출력하고, 1이 되면 정상적인 Shift Register으로 작동한다. 입력은 A와 B로 나누어져 있는데, 이는 A와 B 중 하나의 입력을 Enable처럼 이용하기 위해서이다. A에 GND를 연결하...2025.05.16
-
홍익대 디지털논리실험및설계 8주차 예비보고서 A+2025.05.161. Gated D Latch Latch는 Enable의 레벨(0 또는 1)에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있으며, S와 R에 동시에 1이 입력되면 invalid가 되는 부분을 보완하기 위하여 입력을 D 하나만 받는다. D의 입력값을 그대로 Q로 출력한다. 2. D Flip-flop Flip-flop은 CLK의 움직임에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. CLK가 Active HIGH이면 0->1인 순간에 D값...2025.05.16
-
전자공학실험 16장 전류원 및 전류 거울 A+ 결과보고서2025.01.151. 전류원 및 전류 거울 이 실험에서는 아날로그 증폭기에서 부하로써 널리 사용되고 있는 정전류원 및 전류 거울을 이용한 능동 부하(active load)회로를 구성하고, 이를 실제로 구현함으로써 정전류원 및 전류 거울의 특성을 정확하게 파악하고자 한다. 실험 절차에 따라 RREF 값을 조정하면서 Vpbias 전압과 IREF 전류를 측정하고, 이를 바탕으로 공통 소오스 증폭기의 입력-출력 DC 전압 레벨을 확인하였다. 고찰 사항에서는 전류 거울의 전류 오차 발생 원인, 전류원의 출력 저항과 전류 정확도 관계, MOSFET 소자 선택...2025.01.15
-
중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)2025.05.101. Thevenin 등가회로 설계 Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본 실습에서는 총 세 가지 비교를 한다. (1)첫째는 책에 나온 브리지회로와 실제 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이는 2....2025.05.10
-
[전자공학응용실험]5주차_4차실험_실험 14 캐스코드 증폭기_예비레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기의 동작 원리를 학습하고, MOSFET을 사용한 캐스코드 증폭기의 특성을 실험을 통해 측정합니다. 캐스코드 증폭기의 입출력 전압 전달 특성을 계산하고, 소신호 등가 회로 개념을 적용하여 전압 이득을 계산한 후 실험을 통해 이를 검증합니다. 또한 증폭기의 DC 동작점을 유지하기 위한 바이어스 회로도 학습하고, 실험을 통해 동작을 확인합니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 저항, 낮은 출력 저항, 그리고 높은 ...2025.01.29
-
[기초전자실험 with pspice] 16 미분회로와 적분회로(미적분회로) 결과보고서 <작성자 학점 A+>2025.04.281. 미분회로 실험1,2는 미분회로 실험이다. Pspice 시뮬레이션과 같이 실험1에서 RC미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 실험2에서도 마찬가지로 RL미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 2. 적분회로 실험3,4는 적분회로 실험이다. 실험3또한 시뮬레이션 한 것과 같이 RC적분회로의 오실로스코프를 통해 구형파와 정현파의 적분파형이 출력되는 것을 볼 수 있다. 또한 실험4를 통해 RL적분회로의 오실로스코프를 통해 구형파와 정현파의...2025.04.28
-
교류 회로 소자의 임피던스_결과레포트2024.12.311. 교류 회로 소자의 임피던스 이번 실험은 임피던스의 개념에 대해 이해할 수 있는 실험이었습니다. 임피던스는 직류 회로에서처럼 저항과 비슷한 개념이며, 임피던스를 구하는 방식도 저항과 유사한 방법으로 구할 수 있습니다. 저항과 다른 점은 위상이 더 있는 것입니다. 위상 차이가 있을 경우 저항과 리액턴스 값을 구하여 두 값을 제곱하여 더하여서 제곱근(√(R^2 + X^2))을 구하면 됩니다. 용량성 리액턴스와 유도성 리액턴스의 합성은 크기의 차를 구해야 하는데, 그 이유는 위상이 180° 차이 나므로 서로 반대 방향이라고 판단하면 ...2024.12.31
-
전자공학응용실험 ch18 증폭기의 주파수 응답특성 예비레포트 (pspice 및 이론, 예비보고사항 모두 포함)2025.05.031. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. MOSFET의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 응용 범위를 결정하는 중요한 척도이다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가회로 및 주파수 응답 특성 공통 소스 증폭기의 소신호 등가회로를 분석하면 드레인 단자에서의 전류 방정식과 게이트 단자에서의 전압...2025.05.03