
총 15개
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
에너지변환실험 A+레포트_연산증폭기2025.01.131. 연산 증폭기 연산 증폭기는 수학적인 연산기능을 수행하는 증폭기로, 높은 전압이득, 높은 입력임피던스, 낮은 출력임피던스, 넓은 주파수 대역폭을 갖는다. 비반전 증폭기는 입력전압과 동일한 위상의 출력전압을 갖고, 반전 증폭기는 입력전압과 반대 위상의 출력전압을 갖는다. 비교기는 두 입력신호의 크기를 비교하여 출력을 결정하는 비선형 연산 증폭기 회로이며, 가산기는 다수의 입력전압을 가산하여 출력전압으로 나타내는 연산증폭기 회로이다. 2. 비반전 증폭기 비반전 증폭기는 출력전압이 입력전압과 동일한 위상을 갖는다. 이상적인 연산 증폭...2025.01.13
-
전기및디지털회로실험 실험6 결과보고서2025.01.121. 논리조합회로 설계 실험을 통해 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 익히고, 불필요하게 복잡한 논리함수를 단순화시키는 카르노맵 활용법과 돈케어 조건 다루는 방법을 실습하였다. 또한 조합논리회로 설계의 예로 덧셈기(가산기)의 회로를 구현하여 반가산기와 전가산기의 기본동작을 이해하고 실제 회로설계에 적용하는 능력을 키웠다. 2. 논리회로 설계 및 구현 실험을 통해 주어진 조건을 만족시키는 부울함수를 구하기 위해 카르노맵과 don't care condition을 사용하여 SOM 형태의 부울대수식을 얻고, 이...2025.01.12
-
전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서2025.05.101. 논리게이트의 조합과 설계 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 설명합니다. 불대수와 논리 다이어그램을 사용하여 원하는 기능을 수행하는 논리회로를 구현할 수 있습니다. 진리표를 작성하고 이를 바탕으로 부울 대수식과 논리회로도를 도출하는 과정을 설명합니다. 2. 카르노 맵에 의한 논리회로의 단순화 카르노 맵은 불 대수 함수를 단순화하는 방법입니다. 입력변수와 출력을 도식화하고 같은 출력의 패턴을 찾아 묶음으로 단순화합니다. 또한 Don't Care 조건을 활용하여 효율적으로 카르노맵의 답을 구할 수 있습니...2025.05.10
-
다이오드 정류기 실험 보고서2025.04.271. 다이오드 정류기 이 보고서는 다이오드 정류기 실험에 대한 내용을 다루고 있습니다. 실험 결과 데이터를 정리하고, 오차 원인을 분석하며, 가산기와 감산기 실험 결과를 확인하였습니다. 실험 결과와 이론값을 비교하여 가산기와 감산기의 작동을 확인할 수 있었습니다. 1. 다이오드 정류기 다이오드 정류기는 교류 전압을 직류 전압으로 변환하는 중요한 전자 회로 구성 요소입니다. 이 장치는 전력 공급 장치, 전자 기기, 통신 시스템 등 다양한 분야에서 널리 사용됩니다. 다이오드 정류기는 단순한 구조와 작동 원리를 가지고 있지만, 효율적이고...2025.04.27
-
가산기, 감산기 실험보고서2025.04.271. 가산기 실험 가산기 실험에서는 다양한 저항값과 입력 전압을 적용하여 출력 전압을 측정하고 이론값과 비교하였습니다. 실험 결과, 모든 케이스에서 측정한 출력 전압이 이론값과 근사함을 확인할 수 있었습니다. 따라서 가산기의 작동을 실험에서 확인할 수 있었습니다. 2. 감산기 실험 감산기 실험에서도 다양한 저항값과 입력 전압을 적용하여 출력 전압을 측정하고 이론값과 비교하였습니다. 실험 결과, 모든 케이스에서 측정한 출력 전압이 이론값과 근사함을 확인할 수 있었습니다. 따라서 감산기의 작동을 실험에서 확인할 수 있었습니다. 3. 오...2025.04.27
-
기초회로실험 OPAMP 실험 결과보고서2025.04.291. 반전 증폭기 반전 증폭기의 전압이득을 확인하는 실험을 온라인 웹 시뮬레이션을 이용하여 진행했다. 저항 값에 따른 출력전압과 전압이득의 변화를 확인했으며, 이상적인 연산 증폭기를 사용했기 때문에 계산 값과 실험 값이 거의 일치했다. 다만 웹 시뮬레이션의 표기 한계로 인한 기기적 오차가 발생했다. 실제 소자를 이용할 경우 환경적 오차와 기기적 오차가 추가로 발생할 수 있다. 2. 비반전 증폭기 비반전 증폭기 실험 역시 온라인으로 진행되었으며, 반전 증폭기 실험과 유사한 결과를 얻었다. 이상적인 연산 증폭기를 사용했기 때문에 오차가...2025.04.29
-
pspice op앰프 예비레포트2025.05.091. OP앰프의 특성 OP앰프는 가장 많이 사용되는 아날로그 IC이며, 이상적인 OP앰프는 무한대의 이득과 입력 임피던스, 영의 출력 임피던스를 갖는다. 실제의 OP앰프는 이상적인 OP앰프에 근사한 특성을 가진다. OP앰프의 이득이 매우 크기 때문에 그대로는 안정된 증폭기로 사용할 수 없고 반드시 외부 귀환을 걸어서 사용해야 한다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 이상적인 OP앰프를 가정한 반전 증폭기의 입력 임피던스와 출력 임피던스는 각각 R_in과 0이다....2025.05.09
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
-
Semiconductor Device and Design - 9-102025.05.101. 1비트 가산기 및 감산기의 레이아웃 1비트 가산기 및 감산기의 레이아웃을 설명합니다. 캐리, 합, XOR 신호를 사용하여 1비트 가산기와 감산기의 회로를 구현합니다. 스위치를 0으로 설정하면 가산기, 1로 설정하면 감산기로 동작합니다. 2. 1비트 가산기 및 감산기의 기능 1비트 가산기와 1비트 감산기의 기능을 설명합니다. 1비트 가산기는 두 입력 비트와 캐리 비트를 더하여 합과 새로운 캐리 비트를 출력합니다. 1비트 감산기는 두 입력 비트와 캐리 비트를 빼서 차와 새로운 캐리 비트를 출력합니다. 3. 병렬 가산기 회로의 기능...2025.05.10