소개글
"서강대학교 기초전자공학실험"에 대한 내용입니다.
목차
1. 서론
2. 실험 18. 저역통과 여파기
2.1. 실험결과
3. 실험 19. 고역통과 여파기
3.1. 실험결과
4. 설계 3. 이퀄라이저 제작
5. 설계결과
5.1. 직렬 RLC회로 설계
5.2. 병렬 RLC회로 설계
6. 결론
7. 참고 문헌
본문내용
1. 서론
2. 실험 18. 저역통과 여파기
실험 18. 저역통과 여파기는 입력 신호의 고주파 성분을 감쇄시키고 저주파 성분만을 선별적으로 통과시키는 기능을 가진다. 이를 통해 원하지 않는 고주파 잡음을 제거하여 전체 신호의 품질을 향상시킬 수 있다. 표 18-1은 실험을 통해 측정한 저역통과 여파기의 결과를 보여준다. 측정 결과, 입력 전압 Vs가 1Vp-p로 일정할 때 저역통과 여파기가 없는 경우와 있는 경우의 출력 전압 Vo를 주파수별로 비교하였다. 저역통과 여파기가 없는 경우, 출력 전압이 주파수가 증가함에 따라 점진적으로 감소하는 모습을 보였다. 반면 저역통과 여파기를 사용한 경우, 주파수가 100Hz에서 10000Hz로 증가할수록 출력 전압이 점점 더 크게 감소하는 것을 확인할 수 있다. 이를 통해 저역통과 여파기가 고주파 성분을 효과적으로 제거하고 있음을 알 수 있다. 결과적으로 저역통과 여파기는 원하지 않는 고주파 잡음을 제거하여 원 신호의 품질을 향상시키는 데 기여할 수 있다.
2.1. 실험결과
저역통과 여파기와 고역통과 여파기 실험을 진행한 결과, 다음과 같은 사실을 알 수 있었다.
저역통과 여파기의 경우, 주파수가 올라갈수록 출력 전압이 감소하는 모습을 보였다. 캐패시터가 없을 때와 있을 때의 차이가 있었는데, 캐패시터가 있을 때 출력 전압이 조금 더 높게 유지되었다. 예를 들어 주파수가 10000Hz일 때 캐패시터가 없을 때는 출력 전압이 0.724V였지만 캐패시터가 있을 때는 0.803V였다. 즉, 캐패시터가 있으면 주파수가 높아져도 출력 전압이 더 잘 유지된다는 것을 알 수 있었다.
고역통과 여파기의 경우, 주파수가 낮을 때 출력 전압이 매우 작았지만 주파수가 올라감에 따라 점점 커지는 모습을 보였다. 인덕터가 없을 때와 있을 때의 차이도 컸는데, 인덕터가 있을 때 출력 전압이 훨씬 더 높게 측정되었다. 예를 들어 주파수가 3000Hz일 때 인덕터가 없을 때는 출력 전압이 0.2...
참고 자료
J.David Irwin and Robert M. Nelms. 2015. Basic Engineering Circuit Analysis. 11th ed. New Jersey: Wiley. pp. 523-533
J.David Irwin and Robert M. Nelms. 2015. Basic Engineering Circuit Analysis. 11th ed. New Jersey: Wiley. pp. 523-533
J.David Irwin and Robert M. Nelms. 2015. Basic Engineering Circuit Analysis. 11th ed. New Jersey: Wiley. pp. 482-533