총 370개
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 7 Common Emitter Amplifier의 주파수 특성2025.05.011. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과 회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE 증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하였습니다. 출력전압의 최댓값(V_max), 최솟값(|V_min|)은 각각 159.256 [mV], 167.574 [mV]이며, V_max/|V_min| 비율은 95.036%입니다. 입력신호의 주파수가 10 Hz에서 10 MHz까지 변할 때 CE amp...2025.05.01
-
라플라스 변환의 성질을 5가지 이상 서술하고 설명하시오2025.01.201. 라플라스 변환의 선형성 라플라스 변환의 가장 기본적인 성질 중 하나는 선형성입니다. 선형성의 성질은 두 함수의 라플라스 변환을 더하거나 상수배를 할 때, 각각의 라플라스 변환을 독립적으로 계산하여 결과를 선형적으로 조합할 수 있음을 의미합니다. 이는 복잡한 시스템을 보다 단순하게 분석할 수 있게 해주며, 여러 구성 요소로 이루어진 시스템의 전체적인 거동을 예측하는 데 도움을 줍니다. 2. 라플라스 변환의 시간 이동 라플라스 변환의 또 다른 중요한 성질은 시간 이동입니다. 시간 이동의 성질은 함수가 일정 시간만큼 지연되거나 앞당...2025.01.20
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
전기회로설계실습 예비보고서102025.05.151. RLC 회로의 과도응답 및 정상상태응답 이 실습의 목적은 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하는 것입니다. 실험에 필요한 기본 장비와 부품들이 제시되어 있으며, 다양한 실험 계획이 포함되어 있습니다. 실험 계획에는 RLC 직렬회로의 특성 계산, 입력 신호에 따른 각 소자의 전압 파형 시뮬레이션, 임계감쇠 저항값 계산 및 측정, 각 소자의 전압 파형 측정 방법, 사인파 입력에 따른 각 소자의 전압 파형 예측 등이 포함되어 있습니다. 1. RLC 회로의 과도응답 및 정...2025.05.15
-
중앙대 전기회로설계실습 결과10. RLC 회로의 과도응답 및 정상상태 응답 A+2025.01.271. RLC 회로의 과도응답 및 정상상태응답 저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인했다. 가변저항의 값을 조절해가며 저감쇠, 임계감쇠 및 과감쇠의 특성을 살펴보았다. 입력이 정현파일 때 회로소자에 걸리는 전압 및 위상차를 관찰했다. 또한 저항이 없는 LC회로를 구성하여 C의 전압이 최대가 될 때의 주파수를 알아보았다. 1. RLC 회로의 과도응답 및 정상상태응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 정상상태응답 특성을 모두 ...2025.01.27
-
수동소자의 고주파특성측정방법의 설계2025.05.151. 저항의 고주파 특성 측정 저항은 기생(parasitic)소자 커패시터와 인덕터 성분을 가지고 있고, 특히 저항을 통과하여야 하는 전류가 고주파에선 parasitic 커패시터에 더 잘 흐르기 때문에 주파수를 올릴 때, 저항 값은 점차 줄어들 것으로 예상된다. 즉, 주파수가 높아질 수록 저항은 커패시터의 특성을 더 많이 나타낸다는 고주파 특성을 확인할 수 있을 것이다. 2. 커패시터의 고주파 특성 측정 커패시터는 기생 인덕터의 영향을 가지고 있어 고주파 영역에서는 임피던스가 증가한다. 따라서 저항 전압은 주파수 증가에 따라 전압이...2025.05.15
-
기초회로실험 RLC회로의 과도응답 및 정상상태응답 실험 예비보고서2025.04.291. RLC 회로의 과도응답 RLC 회로의 과도응답을 분석하였습니다. 과감쇠(Over Damped) 응답, 임계감쇠(Critically Damped) 응답, 저감쇠(Under-Damped) 응답, 무손실(Lossless) 응답 등 4가지 경우에 대해 설명하였습니다. 각 경우의 특성 다항식과 과도응답 수식을 제시하였습니다. 2. RLC 회로의 정상상태응답 RLC 회로의 정상상태응답을 분석하였습니다. 회로 방정식을 페이저 관계식으로 변환하여 정상상태 응답 수식을 도출하였습니다. 3. RL 회로 시정수 측정 RL 회로를 구성하여 구형파 ...2025.04.29
-
서강대학교 고급전자회로실험 8주차 예비/결과레포트 (A+자료)2025.01.211. 디지털 필터 설계 고급전자회로 실험 결과 보고서실험 8. Digital filter design 분반수학번이름조6학번이름시작종료실험시작/종료시간 기재(통계 목적임)< 예비 보고서 >1. 아래의 Matlabfunction을조사하여 간단히 설명하시오.• conv(), freqz(), filter(), fvtool()• sinc(), hamming(), fir1() 2. 주파수 응답 분석 2. 강의자료의 그래프(1-1에서 3-4까지)를 Matlab으로 그리시오. (각 그래프의 matlab코드 포함) 3. 디지털 필터 설계 및 구현 ...2025.01.21
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 9. LPF와 HPF 설계 측정회로 및 방법설계 예비보고서2025.05.121. RC 및 RL filter 설계 전기회로설계실습(9번 실습- 예비보고서)에서는 RC 및 RL filter를 설계하고 주파수응답을 실험으로 확인한다. 구체적으로 C = 10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하고, L = 10 mH인 인덕터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 HPF를 설계한다. 이를 통해 전달함수의 크기와 위상을 0 ~100 ㎑까지 linear(H)-log(주파수) 그래프로 그리고, 10 ㎑ 정현파 입력에 대한 출력...2025.05.12
