총 114개
-
쌍극접합트랜지스터(BJT)의 특성 및 제어 방법2025.11.181. 역포화전류(Reverse Saturation Current) 제어 역포화전류 I0는 pn 접합 주변에서의 전자-정공 생성(EHP)에 의해 결정되며, 매우 작은 값을 가진다. I0를 증가시키기 위해서는 밴드갭보다 큰 에너지의 빛을 주입하거나 소수캐리어를 주입시킬 수 있다. 이는 바이어스와 무관하게 EHP 발생률이 증가하면 I0가 증가한다는 원리에 기반한다. 2. 컬렉터 전류(IC) 제어 메커니즘 P-n-p 트랜지스터에서 VEB를 순방향, VCB를 역방향으로 인가하면 에미터에서 베이스로, 베이스에서 컬렉터로 정공이 주입되어 전류가...2025.11.18
-
전자회로실험2 복합구조 - BJT와 JFET 다중증폭단2025.11.171. BJT와 JFET의 기본동작원리 BJT는 전류로 전류를 제어하는 쌍극성 소자로 자유전자와 정공이 모두 전도에 참여하며, NPN과 PNP 구조가 있다. JFET는 전압(전계)으로 전류를 제어하는 단극성 소자로 N채널과 P채널이 있다. BJT는 Base/Emitter/Collector 단자를 가지고 JFET는 Gate/Source/Drain 단자를 가진다. 두 소자 모두 빠른 스피드, 큰 전류용량, 높은 입력임피던스, 낮은 온도민감도의 장점을 가진다. 2. 교류결합 다중증폭단 시스템 높은 주파수 신호 증폭에 사용되며, 증폭단 간에...2025.11.17
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_결과레포트_A+2025.01.291. 차동 증폭기 기초 실험 이번 실험은 차동 증폭기 기초 실험으로써 전에 배운 전류 거울을 사용하여 전류를 MOSFET의 W/L의 비율로 흐르게 하고, 2개의 common source를 대칭으로 사용하여 공통 모드 입력을 인가해준다. 이로써 바이어스를 I/2로 잡아줄 수 있게 된다. 실험을 진행하면서 오실로스코프 프로브가 불안정하여 선을 잡고 진행하여야 출력이 잘 나오는 현상이 발생하여 어려움을 겪었다. 또한 클리핑이 일어나는 지점을 찾을 때, 출력에 클리핑이 잘 일어나는 지점을 찾기 위해 입력 전압을 400mVpp까지 올리게 되...2025.01.29
-
전자회로1 HSPICE 프로젝트: MOSFET 트랜지스터 특성 분석2025.11.171. MOSFET 트랜지스터 특성 및 동작 영역 MOSFET의 Cutoff, Saturation, Linear(Triode) 영역의 특성을 분석했다. VGS-VTH=VDS 지점이 Saturation과 Linear 영역의 경계이며, VDS=VDD인 영역이 Cutoff 영역이다. HSPICE 시뮬레이션을 통해 V2 전압 변화에 따른 각 영역으로의 진입 시점을 확인했다. 트랜지스터 M1에서 V2=0.498V일 때 Saturation 영역으로, V2=0.817V일 때 Linear 영역으로 진입함을 확인했다. 2. Transconductan...2025.11.17
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
중앙대 전자회로 설계 실습 예비보고서 4_MOSFET 소자 특성 측정2025.01.111. MOSFET 특성 parameter 계산 Data Sheet를 이용하여 MOSFET의 문턱전압 Vth와 포화전류 Id,sat을 구하였습니다. 문턱전압 Vth를 구할 때 필요한 수식과 수치를 자세히 설명하였고, Vgs=0.6V일 때의 Id 값도 계산하였습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 이용하여 MOSFET 회로도를 설계하고, PSPICE로 Id-Vds 특성곡선을 시뮬레이션하였습니다. 시뮬레이션 결과를 이용하여 문턱전압 Vth와 포화전류 Id,sat을 구하고, 이를 Data Sheet 값과 비교하였...2025.01.11
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 4 MOSFET 소자 특성 측정2025.05.011. MOSFET 특성 parameter 계산 데이터 시트를 사용하여 문턱 전압 VT와 전도도 계수 kn을 구했습니다. kn을 구하기 위해 필요한 수식과 수치를 자세히 설명했습니다. 또한 구한 kn 값을 이용하여 과전압 VOV=0.6V일 때의 전도 transconductance gm 값을 계산했습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 사용하여 MOSFET 회로도를 설계했습니다. PSPICE를 이용해 드레인 전류-게이트 전압(iD-vGS) 특성 곡선을 시뮬레이션했습니다. 이를 통해 문턱 전압 VT를 구하고 데...2025.05.01
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
A+받은 BJT(바이폴라 정션 트랜지스터) 결과레포트2025.05.101. NPN 트랜지스터 실험 NPN 트랜지스터의 동작을 살펴보았다. 실험 회로를 구성하고 가변저항을 조정하여 트랜지스터의 각 단자에 인가된 전압 및 전류를 확인하였다. Emitter-Base 사이의 전압이 이상적인 도통전압 0.7V와 다른 이유를 실제 NP 다이오드의 V-I 곡선을 통해 설명하였다. Emitter에 흐르는 전류와 Base, Collector로 나뉘는 전류를 측정하여 전류 이득을 계산하였다. 가변저항 값을 변경하여 Emitter 전류의 변화에 따른 전류 이득의 변화를 확인하였다. 또한 Emitter 전압의 극성을 반대...2025.05.10
-
중앙대학교 전자회로설계실습 예비4. MOSFET 소자 특성 측정 A+2025.01.271. MOSFET 특성 parameter 계산 데이터시트를 이용하여 문턱전압 Vt와 전달 특성 계수 K를 구하였다. 문턱전압 Vt는 2.1V이며, 전달 특성 계수 K는 수식을 활용하여 계산한 결과 0.223 V/A^2이다. 또한 Vt=2.1V일 때 드레인 전류 Id를 계산하였고, 그 값은 45.6mA이다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD PSPICE를 이용하여 MOSFET 2N7000 회로도를 설계하였다. 게이트 전압 Vg를 0V에서 5V까지 0.1V 간격으로 변화시키며 Id-Vds 특성곡선을 시뮬레이션하였다...2025.01.27
