총 96개
-
교류회로 실험 결과 분석 및 오차 검토2025.11.161. 고주파수 통과 여과기(High-pass Filter) 고주파수 통과 여과기 실험에서 주파수에 따른 Vout/Vin 값을 측정했다. 0.02kHz에서 0.02051, 0.2kHz에서 0.5487, 20kHz에서 0.8512, 200kHz에서 1.000의 값을 얻었다. 이론값과 비교하면 0.02~0.2kHz 구간에서 그래프 모양이 다르게 나타났으며, 특히 0.2kHz에서의 결과값이 이론값보다 작게 나왔다. 오차의 원인은 주파수 조정 시 발생한 오차로 예측되며, 다이얼 조정의 부정확성과 로그스케일 기록 과정에서 오차가 발생한 것으로...2025.11.16
-
7주차 예비 보고서 17장 회로 모의 실험2025.05.011. PSIM과 OrCAD PSpice의 특징 비교 PSIM과 OrCAD PSpice는 회로 시뮬레이션 도구로 각각의 장단점이 있다. PSIM은 전력전자 회로 검증에 적합하며 고조파 및 파형 정보를 제공하지만 제한된 라이브러리와 사용자 친화적 인터페이스가 부족하고 간략화된 소자 모델로 인한 데이터 부정확성이 문제점으로 지적된다. 반면 OrCAD PSpice는 실제 모델을 사용하여 정확성이 높지만 연산 시간이 오래 걸리고 수렴 문제가 발생할 수 있다. 이러한 차이점을 고려하여 시뮬레이션 도구를 선택해야 한다. 2. DC Sweep 해...2025.05.01
-
전자회로설계 및 실습3_설계 실습3. Voltage Regulator 설계_결과보고서2025.01.221. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC power Supply)를 설계, 구현, 측정, 평가하였다. 전해콘덴서를 미리 단락해서 방전시킨 후에 충전방향을 예상해서 극성에 맞게 연결하여 회로를 구성하였다. Function Generator에 20kHz의 주파수를 입력하여 출력된 값을 확인하였다. 2. 출력파형 부하에 걸리는 파형을 오실로스코프로 확인하여 DC coupling과 AC coupling을 사용한 파형을 제출하였다. 두 파형의 차이점을 기술하고 0V, Vp, Vr을...2025.01.22
-
슈미트 트리거 회로 특성 분석 및 정궤환 회로 실험2025.11.131. 슈미트 트리거 회로 연산증폭기를 사용한 정궤환 회로로 구성된 슈미트 트리거는 히스테리시스 특성을 가지는 비선형 회로이다. 입력 전압이 상한 임계값(V_TH)을 넘으면 출력이 +V_sat으로 스위칭하고, 하한 임계값(V_TL)을 넘으면 -V_sat으로 스위칭한다. 이러한 히스테리시스 특성으로 인해 노이즈가 포함된 입력 신호에서도 출력의 안정성을 보장할 수 있다. 저항값을 조절하여 히스테리시스 간격을 제어할 수 있으며, V_TH와 V_TL은 저항값에 비례한다. 2. 연산증폭기의 출력 스윙 범위 실제 OP-AMP 소자의 출력 스윙 ...2025.11.13
-
클리핑과 클램핑 회로 실험 결과 분석2025.11.161. 클리핑 회로(Clipping Circuit) 클리핑 회로는 입력신호의 특정 전압 이상 또는 이하의 신호를 제거하는 회로입니다. 병렬 클리퍼는 입력전압이 양(+)일 때 다이오드가 역방향 바이어스되어 회로가 차단되고, 음(-)일 때 순방향 바이어스되어 도통됩니다. 직렬 클리퍼는 양(+)에서 도통되어 출력전압이 입력전압과 같고, 음(-)에서 차단되어 출력전압이 0이 됩니다. 2중 바이어스 병렬 클리핑 회로는 양과 음의 특성을 모두 가지며, 설정된 전압값 이상/이하의 신호를 제한합니다. 2. 클램핑 회로(Clamping Circuit...2025.11.16
-
공통 에미터 트랜지스터 증폭기 실험2025.11.161. 공통 에미터 트랜지스터 증폭기 공통 에미터 증폭기는 베이스로 공급된 입력신호에 따라 베이스와 에미터 사이의 전류가 증가하고, 콜렉터와 에미터의 전압이 증가하면서 콜렉터 전류가 증가되어 전압이득이 발생한다. 실험에서 Av가 275배 증가하여 입력 신호와 출력 신호의 크기가 100배 이상 증폭되는 것을 확인했다. 공통 에미터 트랜지스터 증폭기는 낮은 출력 임피던스를 가져 증폭된 출력 신호가 다른 회로로 전달될 때 손실이 적고 전력 손실이 적다는 장점이 있다. 2. 전압 분배기 바이어스 공통 에미터 회로의 직류값 측정에서 2N390...2025.11.16
-
접합 다이오드 근사해석 실험 결과보고서2025.11.181. 접합 다이오드의 특성 측정 1N4148 다이오드를 이용하여 다양한 전류 조건에서 다이오드의 전압값을 측정하고 분석하는 실험이다. 10mA 흐름 시 실험값 0.745V, 시뮬값 0.754V로 약 1% 차이를 보였고, 50mA 흐름 시 실험값 0.824V, 시뮬값 0.870V로 약 5% 차이를 나타냈다. DMM의 다이오드 모드로 측정한 문턱전압은 0.750V이며, 이 값 이상의 전압이 인가되면 다이오드가 도통되어 전류가 흐르는 특성을 확인했다. 2. 다이오드 근사해석 방법의 비교 제1근사해석(Ideal)은 문턱전압을 무시하고 0V...2025.11.18
-
BJT 바이어스 회로 실험 결과보고서2025.11.181. 고정 바이어스(Fixed Bias) 회로 고정 바이어스 회로는 베이스 저항을 통해 일정한 베이스 전류를 공급하는 방식입니다. 2SC3198Y와 2SC3198GR 트랜지스터를 사용하여 실험한 결과, 베타 값이 증가할수록 컬렉터 전류가 증가하는 직선적 관계를 보였습니다. 이는 베이스 전류가 고정되어 있기 때문에 베타의 변화가 컬렉터 전류에 직접적으로 영향을 미치기 때문입니다. 온도 변화에 민감하며 베타 값의 변동이 심해 온도 안정성이 낮습니다. 2. 전압분배 바이어스(Voltage Divider Bias) 회로 전압분배 바이어스는...2025.11.18
-
연산증폭기(OP-AMP) 응용 실험 결과보고서2025.11.181. 반전증폭기(Inverting Amplifier) 반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 180도 반전시키는 회로입니다. 실험 결과 입력 저항에 따른 출력 전압과 전압 이득의 변화를 측정했으며, 오차율은 약 4~5% 수준으로 매우 낮게 나타났습니다. 입력 저항이 높아질수록 전압 이득이 낮아지는 특성을 확인했고, 프로테우스 8 시뮬레이션과의 비교에서도 큰 차이가 없음을 검증했습니다. 2. 비반전증폭기(Non-Inverting Amplifier) 비반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 유지하는 회로...2025.11.18
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
