총 385개
-
(A+)중앙대 전기회로설계실습 결과보고서 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태응답 저항, 인덕터, 커패시터로 구성된 RLC 회로를 구현하여 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하였다. RLC 직렬회로에서 입력전압에 대하여 R, L, C에 걸리는 전압과 그 위상차를 확인하였으며, RLC 회로의 주파수 응답에 대하여 이론적으로 해석하였다. LC 직렬회로에서 C의 전압이 최대가 될 때의 파형을 확인하고 그때의 주파수를 공진주파수의 이론값과 비교하였다. 2. 저감쇠, 임계감쇠, 과감쇠 특성 확인 사각파를 입력하여 파형에 나타나는 저감쇠, 임계감쇠, ...2025.05.15
-
중앙대 전기회로설계실습 예비보고서5 (보고서 1등)2025.05.101. Function Generator 사용법 Function generator의 사인파, 삼각파, 사각파 출력 기능을 익히고 주파수와 진폭을 설정하는 방법을 설명하였습니다. 또한 Function generator의 출력 저항이 50Ω인 Thevenin 등가회로와 이에 따른 Loading Effect에 대해 설명하였습니다. 2. Oscilloscope 사용법 Oscilloscope의 초기 설정 방법과 수평/수직 축 조정, 파형 측정 방법 등을 단계별로 설명하였습니다. 또한 Oscilloscope 프로브의 입력 저항과 커패시턴스가 회...2025.05.10
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
CE 증폭기 설계 예비결과보고서2025.01.021. CE 증폭기 설계 이 실험의 목적은 CE 증폭기를 설계, 구성하고 시험하며, DC bias와 AC 증폭값을 계산하고 측정하는 것입니다. 실험 이론에서는 트랜지스터 선정, 사용 전압 및 전류 범위 설정, 증폭률 설정 등 CE 증폭기 설계를 위한 주요 고려사항들을 다루고 있습니다. 트랜지스터의 정격 전압, 전류, 증폭률 등을 고려하여 적절한 트랜지스터를 선정하고, 사용 전압 및 전류가 트랜지스터의 정격을 초과하지 않도록 설계해야 합니다. 또한 직류 전류 증폭률의 편차를 고려하여 최솟값을 기준으로 증폭률을 설정해야 합니다. 1. C...2025.01.02
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 5. Oscilloscope와 Function Generator 사용법2025.04.291. Oscilloscope 사용법 Oscilloscope는 전압신호의 파형을 화면에 시간의 함수로 나타내는 장비이며, 전기전자공학 분야에서 가장 많이 쓰이는 측정 장비이므로 가장 중요한 장비이다. Oscilloscope를 잘 사용하는 것은 모든 전기전자 관련 기술자에게 필수적이며, 이 장비를 언제, 어떻게 사용하는가를 잘 이해하고 있어야 한다. 2. Function Generator 사용법 Function Generator의 Thevenin 등가회로 및 Loading Effect를 측정하고 그래프로 나타내었다. 다양한 부하 저항 ...2025.04.29
-
공진회로(Resonant Circuit)와 대역여파기 설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. 공진회로(Resonant Circuit) 전자전기 장비에서 많이 사용되는 RLC 공진 회로를 이용하여 Bandpass filter, Bandstop filter를 설계하였다. bandpass filter의 Q-factor가 1, 10일 때 각각 공진주파수, 반전력 주파수, 대역폭, Q-factor의 이론치와 실험치를 비교하였다. 또한 bandstop filter를 구성하고 Q-factor가 1일 때 공진주파수, 반전력 주파수, 대역폭, Q-factor의 이론치와 실험치를 비교하였다. 두 과정에서 오차를 구해 얼마나 실험이 잘 ...2025.04.25
-
공통 이미터 증폭기 설계 및 실험2025.11.171. 공통 이미터(Common-Emitter, CE) 트랜지스터 증폭기 이미터가 신호 접지에 있는 증폭기로, 입력 포트는 베이스와 이미터 사이, 출력 포트는 컬렉터와 이미터 사이에 위치한다. 중간 정도의 입력 저항, 큰 전압 이득, 큰 전류 이득, 큰 출력 저항을 특징으로 하며 다단 증폭기의 중간 증폭단으로 주로 사용된다. 부하 저항 증가 시 증폭도가 증가하고, 바이어스 저항 변화에 따라 트랜지스터의 동작점이 포화 또는 차단 영역으로 이동하여 출력 파형에 왜곡이 발생한다. 2. 회로 설계 및 부품 선정 공통 이미터 회로 설계에서 트...2025.11.17
-
전기회로설계실습 11장 결과보고서2025.01.201. 공진회로(Resonant Circuit) 이번 실험을 통해 공진회로의 특성을 bandpass filter와 bandstop filter를 설계해보며 이해하고 공진주파수, 반전력주파수, Q-factor가 transfer function에 어떤 영향을 미치는지 그래프를 통해 확인해보고 공진회로의 특징을 알아보았다. 실험 결과 공진주파수는 15.012kHz로 계산되었고, 반전력 주파수와 대역폭, Q-factor 등을 확인할 수 있었다. 오차율은 대체로 1% 내외로 정확한 편이었으나, 출력전압이 작은 경우 노이즈의 영향으로 오차가 크...2025.01.20
-
[A+]floyd 회로이론 예비레포트_18 정현파 측정(LTspice 시뮬레이션+분석)2025.05.131. 정현파 생성 정현파는 스프링을 이용하거나 등속도 원운동을 이용하여 생성할 수 있다. 스프링에 추를 매달아 아래로 당겼다가 놓으면 추가 규칙적으로 위아래로 움직이며 정현파를 생성한다. 또한 물체가 일정한 속도로 원운동을 하면 그 물체의 높이 변화가 정현파 형태가 된다. 2. 정현파의 특징 정현파의 특징은 주파수가 다른 정현파를 더하면 새로운 모양의 파형을 만들 수 있다는 것이다. 오실로스코프로 정현파의 주기와 주파수를 측정할 수 있으며, 함수발생기로 정현파의 진폭, 주파수, 직류성분 등을 조정할 수 있다. 3. 오실로스코프 사용...2025.05.13
-
전자회로설계 및 실습1_설계 실습1. Op Amp를 이용한 다양한 Amplifier 설계_결과보고서2025.01.221. 센서 출력 신호 증폭 본 실험에서는 출력저항이 큰 센서의 출력신호를 증폭하기 위해 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하였다. 센서 출력 신호를 10 kΩ 저항과 Function Generator를 이용하여 구현하고, 오실로스코프로 측정한 결과 예상과 다른 출력 전압이 나왔다. 이는 실제 저항값과 이론값의 차이로 인한 것으로 분석되었다. Inverting Amplifier와 Non-inverting Amplifier를 설계하고 측정한 결과, 저항값 차이로 인...2025.01.22
