총 2,915개
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
마이크로프로세서 응용회로설계실습 결과보고서52025.01.171. 마이크로프로세서 응용회로설계실습 이 보고서는 마이크로프로세서 응용회로설계실습 결과를 다루고 있습니다. 주요 내용으로는 main.c 함수의 역할 설명, 프로그램 실행 시 입력에 따른 결과 예상, Shift 연산을 사용할 수 없을 때의 대안 방법, dot.c 코드에 대한 설명 등이 포함되어 있습니다. 1. 마이크로프로세서 응용회로설계실습 마이크로프로세서 응용회로설계실습은 마이크로프로세서의 기본 구조와 동작 원리를 이해하고, 이를 바탕으로 실제 응용 회로를 설계하고 구현하는 과정입니다. 이 실습을 통해 학생들은 마이크로프로세서의 활...2025.01.17
-
기초회로실험및설계2 예비 및 결과레포트2025.11.181. 기초회로실험 기초회로실험및설계2는 전자공학 기초 과목으로 회로의 기본 원리와 실험 방법을 학습하는 교과목입니다. 학생들은 다양한 회로 구성 요소와 측정 장비를 사용하여 실제 회로 동작을 관찰하고 분석하는 실습을 수행합니다. 이를 통해 이론적 지식을 실무적 경험으로 전환하고 문제 해결 능력을 배양합니다. 2. 예비 및 결과레포트 예비레포트는 실험 전 실험 목표, 이론, 예상 결과 등을 미리 작성하는 문서이며, 결과레포트는 실험 후 실제 측정 데이터, 분석 결과, 고찰을 정리한 보고서입니다. 두 레포트를 통해 학생의 실험 준비도와...2025.11.18
-
중앙대 전기회로설계실습 결과보고서11_공진회로(Resonant Circuit)와 대역여파기 설계 (보고서 1등)2025.05.101. RLC 직렬 및 병렬 공진회로 RLC 직렬 및 병렬 공진회로의 주파수응답을 이해하고 필터에서의 응용을 이해하기 위해 실습을 진행하였다. (a) 직렬-Q=1일 경우, (b) 직렬-Q=10일 경우, (c) 병렬-Q=1일 경우에 대한 실험 결과와 분석을 제시하였다. 실험에 사용된 소자의 정확한 값을 사용해 계산한 물리량과 실험에서의 결과를 비교하였으며, 오차 원인에 대해 논의하였다. 2. 공진주파수, 반전력 주파수, 대역폭, Q-factor 실험을 통해 공진주파수, 반전력 주파수, 대역폭, Q-factor를 측정하고 이론값과 비교하...2025.05.10
-
아날로그 및 디지털 회로 설계실습 예비보고서 10주차2025.01.171. 래치와 플립플롭 아날로그 및 디지털 회로 설계실습 예비보고서에서는 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인하는 것이 실습 목적입니다. 실습에 사용된 부품은 NAND gate 74HC00과 Inverter 74HC04이며, 실습 장비로는 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등이 사용되었습니다. 실습 계획서에는 RS 래치의 진리표와 상태도를 나타내고 있습니다. 1. 래치와 플립플롭 래치와 플립플롭은 디지털 회로 설계에서 매우 중요한 기본 구성 요소입...2025.01.17
-
디지털집적회로설계 실습 4주차 보고서2025.11.141. CMOS Inverter 설계 및 시뮬레이션 FULL-Static CMOS Inverter는 PMOS(M0)와 NMOS(M1) 트랜지스터로 구성된 기본 논리 게이트이다. 0.06마이크로미터 스케일로 설정하고 25도 온도에서 시뮬레이션을 수행했다. 입력신호는 3.3V 펄스로 초기값 0V, 최대값 3.3V, 펄스 폭 50ns, 주기 100ns의 파라미터를 가진다. 시뮬레이션 결과 Vin과 Vout의 펄스가 반전되어 출력되며, 최대 전압이 3.3V로 올바르게 작동함을 확인했다. 2. CMOS NAND Gate 설계 및 검증 NAND...2025.11.14
-
전자회로 설계실습2 A+ 레포트 에리카2025.01.231. Voltage Regulator 설계 Voltage Regulator 설계에 대한 내용입니다. 기초 Voltage Regulator 설계, Error amplifier, Pass transistor, PMOS-type Voltage Regulator 구조 등을 다루고 있습니다. 목표 스펙으로 VIN = 5V, Vout = 3V, Vref = 1.5V, Load Current = 1mA, Cout = 1uF, Bias Current 10uA 등을 제시하고 있습니다. 전자회로 교과서의 기본 differential amp를 erro...2025.01.23
-
아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_결과보고서2025.01.211. PWM 제어회로 PWM 제어회로의 가변저항 크기 변경을 통해 원하는 스위칭 주파수를 만들 수 있었고, 제어회로의 출력 펄스를 통해 SMPS 회로의 출력 전압을 조정할 수 있었다. 2. Buck Converter PWM 제어회로와 Buck Converter를 이용해 일정한 직류 출력을 내는 SMPS 회로를 설계하였다. 3. SMPS 회로 SMPS는 일정한 직류 출력 전압을 공급해주는 안정화 장치로 그 중요도가 높다. SMPS 회로 동작 중 부품의 기생 요소에 의한 전압 저하를 방지하기 위해 PWM 방식을 채택하였다. 4. PWM...2025.01.21
-
전자회로설계실습 예비보고서 112025.01.041. Push-Pull 증폭기 이 실험의 목적은 RL = 100 Ω, Rbias = 1 kΩ, VCC = 12 V인 경우 Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해 실험하는 것입니다. 실험을 통해 Push-Pull 증폭기의 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명합니다. 1. Push-Pull 증폭기 Push-Pull 증폭기는 전자 회로 설계에서 매우 중요한 역...2025.01.04
-
논리회로설계실험 2주차 XNOR gate 설계2025.05.151. XNOR Gate 이번 실험의 목적은 Truth table과 Boolean expression으로 나타내고 Verilog 코드를 구현하는 3가지 방식인 Behavioral modeling, Gate-level modeling, Dataflow modeling을 이용하여 XNOR gate를 구현하는 것이다. XNOR gate는 A와 B가 서로 같은 값일 때 TRUE, 즉 1을 Output으로 출력한다. Boolean expression으로는 A⊙B = AB + A'B'로 나타낼 수 있다. 3가지 모델링 방식으로 XNOR gate...2025.05.15
