총 244개
-
중앙대학교 전자회로설계실습 예비보고서22025.01.111. OP Amp의 Offset Voltage 측정 OP Amp의 offset 전압을 측정하기 위해 두 입력단자를 접지시킨 Open-Loop 회로를 설계하고, 이상적인 OP Amp와 유한한 Open-Loop Gain을 고려한 경우의 출력전압 수식을 제시하였다. 또한 Datasheet에 나타난 Offset Voltage의 Min, Typ, Max 값의 의미와 Offset Voltage 조정 방법을 설명하였다. 2. OP Amp의 Slew Rate 측정 OP Amp의 Slew Rate를 측정하기 위해 입력 주파수와 입력 전압을 낮추는 ...2025.01.11
-
[부산대 이학전자실험] OP-AMP (3)2025.05.041. Comparator Comparator는 이름에서 알 수 있듯이 전압을 비교할 수 있는 장치이다. Op Amp의 높은 전압 이득을 이용하여 입력신호를 무한대로 가깝게 증폭해준다. Comparator는 입력되는 두 전압의 크기를 비교하여 두 입력 값 중 가장 큰 것을 결정해준다. 실험 결과 입력전압이 기준전압보다 크면 출력전압이 (+)로, 작으면 (-)로 출력되는 것을 확인할 수 있었다. 다만 회로의 내부저항으로 인해 출력전압이 공급전압보다 약간 낮게 나왔다. 2. 다이오드 다이오드는 전류를 한쪽 방향으로만 흐르게 하는 소자이다...2025.05.04
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_결과레포트_A+2025.01.291. 차동 증폭기 기초 실험 이번 실험은 차동 증폭기 기초 실험으로써 전에 배운 전류 거울을 사용하여 전류를 MOSFET의 W/L의 비율로 흐르게 하고, 2개의 common source를 대칭으로 사용하여 공통 모드 입력을 인가해준다. 이로써 바이어스를 I/2로 잡아줄 수 있게 된다. 실험을 진행하면서 오실로스코프 프로브가 불안정하여 선을 잡고 진행하여야 출력이 잘 나오는 현상이 발생하여 어려움을 겪었다. 또한 클리핑이 일어나는 지점을 찾을 때, 출력에 클리핑이 잘 일어나는 지점을 찾기 위해 입력 전압을 400mVpp까지 올리게 되...2025.01.29
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 4장 연습문제 풀이2025.01.021. 바이폴라 접합 트랜지스터의 포화 및 차단 특성 1. 트랜지스터가 포화되기 위해서는 베이스-에미터 전압이 일정 값 이상이 되어야 한다. 포화가 되기 위한 베이스-에미터 전압의 최소값은 약 0.7V이다. 2. 트랜지스터가 차단되기 위해서는 베이스-에미터 전압이 0.7V 미만이 되어야 한다. 3. 트랜지스터의 포화 및 차단 특성을 분석하기 위해 KVL(Kirchhoff's Voltage Law)을 적용하여 관련 수식을 도출할 수 있다. 2. 트랜지스터의 등가 회로 및 파라미터 계산 4. 트랜지스터의 등가 회로를 이용하여 컬렉터-에미...2025.01.02
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27
-
A+ 정보통신실험 3주차 결과보고서 - 푸시풀 전력 증폭 회로2025.01.041. 푸시풀 전력 증폭 회로 이번 실험은 푸시풀 전력 증폭회로를 구성하여 푸시풀 증폭기의 동작원리를 알아보고 트랜지스터의 동작점(바이어스점)과 AC신호의 크기 및 위상을 측정하여 비교하는데 목적이 있습니다. 실험 결과 V_BE는 이론치와 별 차이 없이 제대로 결과값이 나왔지만, I_C를 측정하는 과정에서 예비실험으로 PSpice에 나온 결과와 많은 차이가 있었습니다. 측정된 전류는 이론값들보다 낮게 측정되었습니다. 이는 브레드보드 내부의 내부저항과 멀티미터를 통해 전류값이 측정되면서 낮아질 수 있다는 것으로 생각됩니다. 또한 전류는...2025.01.04
-
전자회로실험 과탑 A+ 예비 보고서 (실험 3 정전압 회로와 리미터)2025.01.291. PN 접합 다이오드를 이용한 전압 레귤레이터 PN 접합 다이오드를 이용한 전압 레귤레이터는 부하 저항과 병렬로 다이오드를 연결하여, 입력 전압이나 부하 전류의 변화에도 출력 전압이 크게 변화하지 않도록 설계된 회로입니다. 입력 전압이 변하더라도 다이오드의 특성에 의해 출력 전압의 변화가 제한되기 때문입니다. PSpice를 이용하여 입력 전압의 변화와 부하 전류의 변화에 따른 출력의 변화를 모의실험하였습니다. 2. 제너 다이오드를 이용한 전압 레귤레이터 제너 다이오드를 이용한 전압 레귤레이터는 PN 접합 다이오드와 유사한 동작 ...2025.01.29
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
A+받은 BJT(바이폴라 정션 트랜지스터) 결과레포트2025.05.101. NPN 트랜지스터 실험 NPN 트랜지스터의 동작을 살펴보았다. 실험 회로를 구성하고 가변저항을 조정하여 트랜지스터의 각 단자에 인가된 전압 및 전류를 확인하였다. Emitter-Base 사이의 전압이 이상적인 도통전압 0.7V와 다른 이유를 실제 NP 다이오드의 V-I 곡선을 통해 설명하였다. Emitter에 흐르는 전류와 Base, Collector로 나뉘는 전류를 측정하여 전류 이득을 계산하였다. 가변저항 값을 변경하여 Emitter 전류의 변화에 따른 전류 이득의 변화를 확인하였다. 또한 Emitter 전압의 극성을 반대...2025.05.10
