총 134개
-
공통 소오스 증폭기의 특성 분석2025.01.021. MOSFET 소신호 등가회로 MOSFET의 소신호 등가회로는 트랜지스터의 내부 동작 특성을 전류원, 저항 등으로 모델화한 것입니다. 하이브리드 모델과 T모델이 대표적이며, 이를 통해 MOSFET의 트랜스컨덕턴스와 출력 저항 등의 특성을 분석할 수 있습니다. 2. 공통 소오스 증폭기의 특성 공통 소오스 증폭기는 MOSFET을 이용한 선형 증폭기 회로입니다. MOSFET이 포화 영역에서 동작할 때 입력 전압과 드레인 전류 사이에 제곱의 법칙이 성립하므로 비선형적인 특성을 보입니다. 이를 선형화하기 위해 DC 바이어스 전압과 소신호...2025.01.02
-
중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계2025.01.111. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200㎷이었고, 센서의 부하로 10㏀ 저항을 연결한 후 10㏀ 저항에 걸리는 전압을 측정하여 peak to peak 전압이 100㎷이었다. 이를 바탕으로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였다. 또한 Function generator와 저항으로 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 제시하였다. 2. Inverting ...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 2_Op Amp의 특성측정 방법 및 Integrator 설계2025.01.111. Offset Voltage OP-Amp의 입력단자를 접지시키면 이상적인 경우 출력전압은 0V가 되어야 하지만, 실제 OP-Amp에는 Offset Voltage가 존재하여 출력전압이 0V가 아니다. Offset Voltage를 측정하는 방법으로는 Open Loop Gain을 이용하는 것이 부정확하므로, 실제 회로를 구성하여 출력전압을 측정하고 이를 이용하여 Offset Voltage를 계산하는 방법을 사용한다. Offset Voltage 데이터시트에는 최소값이 없는 이유는 Offset Voltage가 작을수록 좋기 때문이며, 일...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 9_피드백 증폭기 (Feedback Amplifier)2025.01.111. Series-Shunt 피드백 회로 설계 PSPICE schematic을 그리고 입력 전압원의 값을 0V에서 +6V까지 0.1V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 입력저항을 10kΩ, 부하저항을 100Ω으로 하고 같은 작업을 반복해서 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 두 경우의 transfer characteris...2025.01.11
-
중앙대학교 아날로그및디지털회로 예비보고서52025.01.201. 슈미트 회로의 특성 슈미트 트리거 (=5 V)의 문턱 전압을 2.5 V로 설계하는 방법을 설명합니다. 문턱 전압 계산 공식을 이용하여 저항비를 1:1로 조정하면 원하는 문턱 전압을 얻을 수 있습니다. 실제 회로 설계 및 시뮬레이션 결과를 통해 2.42 V 부근에서 문턱 전압이 나타나는 것을 확인할 수 있습니다. 2. 슈미트 회로의 출력 주파수 계산 슈미트 회로의 출력 주파수 계산 공식을 도출합니다. 실습 이론에 나오는 식(8-3)과 식(8-5)를 연립하여 주파수 공식 f=1/2πRC를 도출할 수 있습니다. 3. 전압제어 발진기...2025.01.20
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. 센서 측정 및 등가회로 센서의 출력신호를 측정하고 Thevenin 등가회로를 구하는 과정을 설명하였습니다. 센서의 출력전압이 200mV이고 부하에 걸리는 전압이 100mV일 때, 센서의 Thevenin 등가회로를 구하였습니다. 또한 Function generator의 출력을 100mV로 설정하여 센서의 등가회로를 구현하는 방법을 제시하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계하였습니다. 설계 과정과 PSPICE 시뮬레이션 결과를...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 3. Voltage Regulator 설계2025.04.301. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기(DC Power Supply)를 설계, 구현, 측정, 평가한다. 전파정류회로에서는 양의 주기와 음의 주기 모두에서 2개의 다이오드가 동작하여 전압 분배가 발생한다. 따라서 입력 전압에서 다이오드 2개의 전압만큼 빼준 값이 부하에 출력되는 전압이 된다. 2. 리플 전압 전파정류회로에서 발생하는 리플 전압은 입력 주파수와 평활 커패시터 값에 따라 결정된다. 설계에서는 리플 전압이 0.9V 이하가 되도록 커패시터 값을 10uF로 설계하였다....2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 6. Common Emitter Amplifer 설계2025.04.301. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자전기공학부의 전자회로설계실습 예비보고서 6번 과제인 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 이 과제의 목적은 NPN BJT를 사용하여 입력저항 50Ω, 부하저항 5kΩ, 전원전압 12V인 경우에 증폭기 이득이 -100V/V인 Common Emitter Amplifier를 설계, 구현, 측정 및 평가하는 것입니다. 이를 위해 Early effect를 무시하고 이론적인 계산을 통해 emitter 저항, 바이어스 전...2025.04.30
