총 258개
-
여성간호학 병동 일일실습일지 (실습일지. 관찰내용, 교육내용, 공부내용, 느낀점 포함 2주치 자료)2025.05.081. 분만 1,2,3,4기 수간호사 선생님께서 분만 1,2,3,4기에 대한 내용을 간단히 설명해주셨으며, 이에 대해 공부해 갈 것이라고 하였다. 2. 시술 시 환자 관리 시술할 때 환자의 옷을 갈아입히고 시술대에 누워있는 환자에게 홑이불을 덮어주며, 시술실 문 앞 커튼을 치는 등 환자 관리를 하는 것으로 나타났다. 3. 수술실 준비 수술실에 갈 때는 가운을 입고 머리망을 챙겨가야 한다고 하였다. 4. 신생아실 출입 신생아실에 들어갈 때는 마스크를 착용해야 한다고 하였다. 5. 자연분만 시 준비 자연분만 환자의 산실에 들어갈 때는 머...2025.05.08
-
네이버의 기술 기반 글로벌 경영 전략2025.01.201. 네이버의 성장 스토리와 글로벌 진출 배경 네이버는 1999년 설립 이후 국내 검색 포털 시장에서 성장하다가 2000년대 중반부터 글로벌 시장 진출을 시도했습니다. 특히 2011년 모바일 메신저 라인 출시를 계기로 글로벌 기업으로 자리잡았고, 자체 기술 개발과 투자를 통해 지속적으로 글로벌 시장에서 성장하고 있습니다. 2. 네이버의 글로벌 진출 현황 네이버는 메신저, 웹툰, 엔터테인먼트, C2C 등 다양한 분야에서 글로벌 시장 진출을 가속화하고 있습니다. 일본, 북미, 유럽 등 주요 시장에서 현지화 전략을 통해 빠르게 성장하고 ...2025.01.20
-
Edge Computing을 위한 AI Memory 기술2025.01.281. 3D Monolithic Integration 3D Monolithic Integration 기술은 Edge Computing을 위한 AI Memory 기술 중 하나로, 다층 구조의 반도체 칩을 단일 칩으로 통합하여 전력 효율성과 성능을 향상시킬 수 있다. 이 기술은 센서, 메모리, 프로세서 등의 다양한 기능을 하나의 칩에 집적할 수 있어 Edge Device에 적합하다. 그러나 제조 공정의 복잡성과 비용 문제가 해결해야 할 과제로 남아있다. 2. Planar SoC Integration Planar SoC Integratio...2025.01.28
-
디지털 논리실험 8주차 예비보고서2025.05.061. Gated D Latch Gated D Latch는 D와 EN을 입력 값으로 가지며, Q와 Q'를 출력 값으로 가진다. S-R Latch와 유사하지만 EN이라는 가드를 통해 S와 R의 값이 1,1이 되는 경우를 막는다는 점에서 차이가 있다. EN의 입력 값이 LOW일 때는 D 값과 상관없이 출력 값이 변하지 않으며, EN의 입력 값이 HIGH일 때는 D 값을 Q의 값으로 전달한다. 2. D Flip-flop D Flip-flop은 D Latch와 같이 D의 값을 Q의 값으로 전달해주지만, Latch와 달리 Flip-flop은 ...2025.05.06
-
논리회로설계실험 9주차 counter설계2025.05.151. Ripple counter (D flip flop) Ripple counter의 기본 구조는 D flip flop을 이용하는 것이다. 출력 값 OUT[3:0]은 0000에서 시작하여 clk의 positive edge마다 2진수 1씩 증가하는 형태로 변화한다. 이를 통해 structural modeling으로 ripple counter를 구현할 수 있다. 2. Ripple counter (JK flip flop) JK flip flop을 이용한 ripple counter의 경우, 가장 왼쪽의 JK flip flop에서 OUT[0...2025.05.15
-
Digital material 1page 조사보고서 - 재료가공공정2025.05.161. Digital material Digital material은 4D-printing 기술에 활용되는 소재로, 미리 설계된 시간이나 환경 조건이 충족되면 스스로 형태를 변경시켜 3D 제품으로 조립, 제조될 수 있는 소재를 말한다. 이러한 4D-printing기술은 엔지니어가 Digital material에 어떤 조건에서 어떤 모양으로 바뀔지 미리 프로그래밍 하여 온도, 습기, 전기유도, 진동, 시간, 중력 등의 임의의 환경요소가 되었을 때, 생산자가 추가 가공을 하지 않아도 스스로 모양이 바뀌어 조립되는 혁신적인 기술이다. 2....2025.05.16
-
디지털집적회로 D Flip-Flop 설계도 및 시뮬레이션 결과2025.04.281. Rising-edge triggered D-Flip Flop Rising-edge triggered D-Flip Flop의 기능을 설명하고 있습니다. 입력 파라미터와 트랜지스터 크기를 제공하고 있으며, D-FF의 기능을 시뮬레이션한 결과를 보여주고 있습니다. 또한 D-FF의 최소 setup time 요구사항을 분석하고 있습니다. 1. Rising-edge triggered D-Flip Flop The rising-edge triggered D-Flip Flop is a fundamental digital logic circui...2025.04.28
-
홍익대학교 디지털논리실험및설계 9주차 예비보고서 A+2025.05.041. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, (MR)'의 역할은 직렬로 연결된 8개의 D Flip-flop을 일괄적으로 Reset 상태로 만드는 것입니다. 입력이 A와 B로 나누어져 있는 이유는 A와 B를 AND gate를 거치게 함으로써 A는 D Flip-flop의 Data input으로, B는 Enable처럼 사용할 수 있기 때문입니다. 2. 존슨 카운터 존슨...2025.05.04
-
홍익대 디지털논리실험및설계 8주차 예비보고서 A+2025.05.161. Gated D Latch Latch는 Enable의 레벨(0 또는 1)에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있으며, S와 R에 동시에 1이 입력되면 invalid가 되는 부분을 보완하기 위하여 입력을 D 하나만 받는다. D의 입력값을 그대로 Q로 출력한다. 2. D Flip-flop Flip-flop은 CLK의 움직임에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. CLK가 Active HIGH이면 0->1인 순간에 D값...2025.05.16
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설게및실험,Latches & Flip-Flops2025.01.151. Latches 래치는 가장 기본적인 기억장치 요소이며, 일반적으로 플립플롭은 래치로 만들어진다. 래치는 순차회로를 직접 구현하기 위한 복잡한 클로킹 방식에 사용되기도 한다. SR 래치와 D 래치에 대해 설명하고 있다. 2. Flip Flops 플립플롭은 래치와 동일한 논리 동작을 하지만, 출력의 변화 시점이 클록의 천이 순간에 동기된다. SR 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등 다양한 종류의 플립플롭에 대해 설명하고 있다. 3. SR Flip Flops SR 플립플롭은 입력 S와 R을 가지며, 클록 신호의...2025.01.15
